Devices

Detailed Description

Silicon Labs CMSIS-CORE device headers.

CMSIS-CORE compliant device headers for EFM32, EZR32 and EFR32 MCUs and SoCs from Silicon Laboratories.

Modules

ACMP
EFR32BG21 ACMP Register Declaration.
 
AES
EFR32BG21 AES Register Declaration.
 
AGC
EFR32BG21 AGC Register Declaration.
 
AMUXCP
EFR32BG21 AMUXCP Register Declaration.
 
BUFC
EFR32BG21 BUFC Register Declaration.
 
BURAM
EFR32BG21 BURAM Register Declaration.
 
BURTC
EFR32BG21 BURTC Register Declaration.
 
CMU
EFR32BG21 CMU Register Declaration.
 
DEVINFO
EFR32BG21 DEVINFO Register Declaration.
 
DMA Descriptor
 
DPLL
EFR32BG21 DPLL Register Declaration.
 
EFR32BG21A020F1024IM32
 
EMU
EFR32BG21 EMU Register Declaration.
 
FRC
EFR32BG21 FRC Register Declaration.
 
FSRCO
EFR32BG21 FSRCO Register Declaration.
 
GPCRC
EFR32BG21 GPCRC Register Declaration.
 
HFRCO
EFR32BG21 HFRCO Register Declaration.
 
HFXO
EFR32BG21 HFXO Register Declaration.
 
I2C
EFR32BG21 I2C Register Declaration.
 
IADC
EFR32BG21 IADC Register Declaration.
 
ICACHE
EFR32BG21 ICACHE Register Declaration.
 
LDMA
EFR32BG21 LDMA Register Declaration.
 
LDMAXBAR
EFR32BG21 LDMAXBAR Register Declaration.
 
LETIMER
EFR32BG21 LETIMER Register Declaration.
 
LFRCO
EFR32BG21 LFRCO Register Declaration.
 
LFXO
EFR32BG21 LFXO Register Declaration.
 
LVGD
EFR32BG21 LVGD Register Declaration.
 
MODEM
EFR32BG21 MODEM Register Declaration.
 
MSC
EFR32BG21 MSC Register Declaration.
 
PROTIMER
EFR32BG21 PROTIMER Register Declaration.
 
PRS
EFR32BG21 PRS Register Declaration.
 
RAC
EFR32BG21 RAC Register Declaration.
 
RFCRC
EFR32BG21 RFCRC Register Declaration.
 
RTCC
EFR32BG21 RTCC Register Declaration.
 
SEMAILBOX_HOST
EFR32BG21 SEMAILBOX_HOST Register Declaration.
 
SEMAILBOX_SE
EFR32BG21 SEMAILBOX_SE Register Declaration.
 
SMU
EFR32BG21 SMU Register Declaration.
 
SYNTH
EFR32BG21 SYNTH Register Declaration.
 
SYSCFG
EFR32BG21 SYSCFG Register Declaration.
 
TIMER
EFR32BG21 TIMER Register Declaration.
 
ULFRCO
EFR32BG21 ULFRCO Register Declaration.
 
USART
EFR32BG21 USART Register Declaration.
 
WDOG
EFR32BG21 WDOG Register Declaration.
 

Data Structures

struct  GPIO_ACMPROUTE_TypeDef
 
struct  GPIO_CMUROUTE_TypeDef
 
struct  GPIO_FRCROUTE_TypeDef
 
struct  GPIO_I2CROUTE_TypeDef
 
struct  GPIO_LETIMERROUTE_TypeDef
 
struct  GPIO_MODEMROUTE_TypeDef
 
struct  GPIO_PORT_TypeDef
 EFR32BG21 GPIO PORT.
 
struct  GPIO_PRSROUTE_TypeDef
 
struct  GPIO_TIMERROUTE_TypeDef
 
struct  GPIO_TypeDef
 
struct  GPIO_USARTROUTE_TypeDef
 

Macros

#define _GPIO_ABUSALLOC_AEVEN0_ACMP0   0x00000002UL
 
#define _GPIO_ABUSALLOC_AEVEN0_ACMP1   0x00000003UL
 
#define _GPIO_ABUSALLOC_AEVEN0_ADC0   0x00000001UL
 
#define _GPIO_ABUSALLOC_AEVEN0_DEBUG   0x0000000FUL
 
#define _GPIO_ABUSALLOC_AEVEN0_DEFAULT   0x00000000UL
 
#define _GPIO_ABUSALLOC_AEVEN0_DIAGA   0x0000000EUL
 
#define _GPIO_ABUSALLOC_AEVEN0_MASK   0xFUL
 
#define _GPIO_ABUSALLOC_AEVEN0_SHIFT   0
 
#define _GPIO_ABUSALLOC_AEVEN0_TRISTATE   0x00000000UL
 
#define _GPIO_ABUSALLOC_AEVEN1_ACMP0   0x00000002UL
 
#define _GPIO_ABUSALLOC_AEVEN1_ACMP1   0x00000003UL
 
#define _GPIO_ABUSALLOC_AEVEN1_ADC0   0x00000001UL
 
#define _GPIO_ABUSALLOC_AEVEN1_DEBUG   0x0000000FUL
 
#define _GPIO_ABUSALLOC_AEVEN1_DEFAULT   0x00000000UL
 
#define _GPIO_ABUSALLOC_AEVEN1_MASK   0xF00UL
 
#define _GPIO_ABUSALLOC_AEVEN1_SHIFT   8
 
#define _GPIO_ABUSALLOC_AEVEN1_TRISTATE   0x00000000UL
 
#define _GPIO_ABUSALLOC_AODD0_ACMP0   0x00000002UL
 
#define _GPIO_ABUSALLOC_AODD0_ACMP1   0x00000003UL
 
#define _GPIO_ABUSALLOC_AODD0_ADC0   0x00000001UL
 
#define _GPIO_ABUSALLOC_AODD0_DEBUG   0x0000000FUL
 
#define _GPIO_ABUSALLOC_AODD0_DEFAULT   0x00000000UL
 
#define _GPIO_ABUSALLOC_AODD0_DIAGA   0x0000000EUL
 
#define _GPIO_ABUSALLOC_AODD0_MASK   0xF0000UL
 
#define _GPIO_ABUSALLOC_AODD0_SHIFT   16
 
#define _GPIO_ABUSALLOC_AODD0_TRISTATE   0x00000000UL
 
#define _GPIO_ABUSALLOC_AODD1_ACMP0   0x00000002UL
 
#define _GPIO_ABUSALLOC_AODD1_ACMP1   0x00000003UL
 
#define _GPIO_ABUSALLOC_AODD1_ADC0   0x00000001UL
 
#define _GPIO_ABUSALLOC_AODD1_DEBUG   0x0000000FUL
 
#define _GPIO_ABUSALLOC_AODD1_DEFAULT   0x00000000UL
 
#define _GPIO_ABUSALLOC_AODD1_MASK   0xF000000UL
 
#define _GPIO_ABUSALLOC_AODD1_SHIFT   24
 
#define _GPIO_ABUSALLOC_AODD1_TRISTATE   0x00000000UL
 
#define _GPIO_ABUSALLOC_MASK   0x0F0F0F0FUL
 
#define _GPIO_ABUSALLOC_RESETVALUE   0x00000000UL
 
#define _GPIO_ACMP_ACMPOUTROUTE_MASK   0x000F0003UL
 
#define _GPIO_ACMP_ACMPOUTROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_ACMP_ACMPOUTROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_ACMP_ACMPOUTROUTE_PIN_SHIFT   16
 
#define _GPIO_ACMP_ACMPOUTROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_ACMP_ACMPOUTROUTE_PORT_MASK   0x3UL
 
#define _GPIO_ACMP_ACMPOUTROUTE_PORT_SHIFT   0
 
#define _GPIO_ACMP_ACMPOUTROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_ACMP_ROUTEEN_ACMPOUTPEN_DEFAULT   0x00000000UL
 
#define _GPIO_ACMP_ROUTEEN_ACMPOUTPEN_MASK   0x1UL
 
#define _GPIO_ACMP_ROUTEEN_ACMPOUTPEN_SHIFT   0
 
#define _GPIO_ACMP_ROUTEEN_MASK   0x00000001UL
 
#define _GPIO_ACMP_ROUTEEN_RESETVALUE   0x00000000UL
 
#define _GPIO_BBUSALLOC_BEVEN0_ACMP0   0x00000002UL
 
#define _GPIO_BBUSALLOC_BEVEN0_ACMP1   0x00000003UL
 
#define _GPIO_BBUSALLOC_BEVEN0_ADC0   0x00000001UL
 
#define _GPIO_BBUSALLOC_BEVEN0_DEBUG   0x0000000FUL
 
#define _GPIO_BBUSALLOC_BEVEN0_DEFAULT   0x00000000UL
 
#define _GPIO_BBUSALLOC_BEVEN0_MASK   0xFUL
 
#define _GPIO_BBUSALLOC_BEVEN0_SHIFT   0
 
#define _GPIO_BBUSALLOC_BEVEN0_TRISTATE   0x00000000UL
 
#define _GPIO_BBUSALLOC_BEVEN1_ACMP0   0x00000002UL
 
#define _GPIO_BBUSALLOC_BEVEN1_ACMP1   0x00000003UL
 
#define _GPIO_BBUSALLOC_BEVEN1_ADC0   0x00000001UL
 
#define _GPIO_BBUSALLOC_BEVEN1_DEBUG   0x0000000FUL
 
#define _GPIO_BBUSALLOC_BEVEN1_DEFAULT   0x00000000UL
 
#define _GPIO_BBUSALLOC_BEVEN1_MASK   0xF00UL
 
#define _GPIO_BBUSALLOC_BEVEN1_SHIFT   8
 
#define _GPIO_BBUSALLOC_BEVEN1_TRISTATE   0x00000000UL
 
#define _GPIO_BBUSALLOC_BODD0_ACMP0   0x00000002UL
 
#define _GPIO_BBUSALLOC_BODD0_ACMP1   0x00000003UL
 
#define _GPIO_BBUSALLOC_BODD0_ADC0   0x00000001UL
 
#define _GPIO_BBUSALLOC_BODD0_DEBUG   0x0000000FUL
 
#define _GPIO_BBUSALLOC_BODD0_DEFAULT   0x00000000UL
 
#define _GPIO_BBUSALLOC_BODD0_MASK   0xF0000UL
 
#define _GPIO_BBUSALLOC_BODD0_SHIFT   16
 
#define _GPIO_BBUSALLOC_BODD0_TRISTATE   0x00000000UL
 
#define _GPIO_BBUSALLOC_BODD1_ACMP0   0x00000002UL
 
#define _GPIO_BBUSALLOC_BODD1_ACMP1   0x00000003UL
 
#define _GPIO_BBUSALLOC_BODD1_ADC0   0x00000001UL
 
#define _GPIO_BBUSALLOC_BODD1_DEBUG   0x0000000FUL
 
#define _GPIO_BBUSALLOC_BODD1_DEFAULT   0x00000000UL
 
#define _GPIO_BBUSALLOC_BODD1_MASK   0xF000000UL
 
#define _GPIO_BBUSALLOC_BODD1_SHIFT   24
 
#define _GPIO_BBUSALLOC_BODD1_TRISTATE   0x00000000UL
 
#define _GPIO_BBUSALLOC_MASK   0x0F0F0F0FUL
 
#define _GPIO_BBUSALLOC_RESETVALUE   0x00000000UL
 
#define _GPIO_CDBUSALLOC_CDEVEN0_ACMP0   0x00000002UL
 
#define _GPIO_CDBUSALLOC_CDEVEN0_ACMP1   0x00000003UL
 
#define _GPIO_CDBUSALLOC_CDEVEN0_ADC0   0x00000001UL
 
#define _GPIO_CDBUSALLOC_CDEVEN0_DEBUG   0x0000000FUL
 
#define _GPIO_CDBUSALLOC_CDEVEN0_DEFAULT   0x00000000UL
 
#define _GPIO_CDBUSALLOC_CDEVEN0_EFUSE   0x0000000DUL
 
#define _GPIO_CDBUSALLOC_CDEVEN0_MASK   0xFUL
 
#define _GPIO_CDBUSALLOC_CDEVEN0_PMON   0x0000000CUL
 
#define _GPIO_CDBUSALLOC_CDEVEN0_SHIFT   0
 
#define _GPIO_CDBUSALLOC_CDEVEN0_TRISTATE   0x00000000UL
 
#define _GPIO_CDBUSALLOC_CDEVEN1_ACMP0   0x00000002UL
 
#define _GPIO_CDBUSALLOC_CDEVEN1_ACMP1   0x00000003UL
 
#define _GPIO_CDBUSALLOC_CDEVEN1_ADC0   0x00000001UL
 
#define _GPIO_CDBUSALLOC_CDEVEN1_DEBUG   0x0000000FUL
 
#define _GPIO_CDBUSALLOC_CDEVEN1_DEFAULT   0x00000000UL
 
#define _GPIO_CDBUSALLOC_CDEVEN1_MASK   0xF00UL
 
#define _GPIO_CDBUSALLOC_CDEVEN1_SHIFT   8
 
#define _GPIO_CDBUSALLOC_CDEVEN1_TRISTATE   0x00000000UL
 
#define _GPIO_CDBUSALLOC_CDODD0_ACMP0   0x00000002UL
 
#define _GPIO_CDBUSALLOC_CDODD0_ACMP1   0x00000003UL
 
#define _GPIO_CDBUSALLOC_CDODD0_ADC0   0x00000001UL
 
#define _GPIO_CDBUSALLOC_CDODD0_DEBUG   0x0000000FUL
 
#define _GPIO_CDBUSALLOC_CDODD0_DEFAULT   0x00000000UL
 
#define _GPIO_CDBUSALLOC_CDODD0_MASK   0xF0000UL
 
#define _GPIO_CDBUSALLOC_CDODD0_PMON   0x0000000CUL
 
#define _GPIO_CDBUSALLOC_CDODD0_SHIFT   16
 
#define _GPIO_CDBUSALLOC_CDODD0_TRISTATE   0x00000000UL
 
#define _GPIO_CDBUSALLOC_CDODD1_ACMP0   0x00000002UL
 
#define _GPIO_CDBUSALLOC_CDODD1_ACMP1   0x00000003UL
 
#define _GPIO_CDBUSALLOC_CDODD1_ADC0   0x00000001UL
 
#define _GPIO_CDBUSALLOC_CDODD1_DEBUG   0x0000000FUL
 
#define _GPIO_CDBUSALLOC_CDODD1_DEFAULT   0x00000000UL
 
#define _GPIO_CDBUSALLOC_CDODD1_MASK   0xF000000UL
 
#define _GPIO_CDBUSALLOC_CDODD1_SHIFT   24
 
#define _GPIO_CDBUSALLOC_CDODD1_TRISTATE   0x00000000UL
 
#define _GPIO_CDBUSALLOC_MASK   0x0F0F0F0FUL
 
#define _GPIO_CDBUSALLOC_RESETVALUE   0x00000000UL
 
#define _GPIO_CMU_CLKIN0ROUTE_MASK   0x000F0003UL
 
#define _GPIO_CMU_CLKIN0ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_CMU_CLKIN0ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_CMU_CLKIN0ROUTE_PIN_SHIFT   16
 
#define _GPIO_CMU_CLKIN0ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_CMU_CLKIN0ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_CMU_CLKIN0ROUTE_PORT_SHIFT   0
 
#define _GPIO_CMU_CLKIN0ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_CMU_CLKOUT0ROUTE_MASK   0x000F0003UL
 
#define _GPIO_CMU_CLKOUT0ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_CMU_CLKOUT0ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_CMU_CLKOUT0ROUTE_PIN_SHIFT   16
 
#define _GPIO_CMU_CLKOUT0ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_CMU_CLKOUT0ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_CMU_CLKOUT0ROUTE_PORT_SHIFT   0
 
#define _GPIO_CMU_CLKOUT0ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_CMU_CLKOUT1ROUTE_MASK   0x000F0003UL
 
#define _GPIO_CMU_CLKOUT1ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_CMU_CLKOUT1ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_CMU_CLKOUT1ROUTE_PIN_SHIFT   16
 
#define _GPIO_CMU_CLKOUT1ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_CMU_CLKOUT1ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_CMU_CLKOUT1ROUTE_PORT_SHIFT   0
 
#define _GPIO_CMU_CLKOUT1ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_CMU_CLKOUT2ROUTE_MASK   0x000F0003UL
 
#define _GPIO_CMU_CLKOUT2ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_CMU_CLKOUT2ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_CMU_CLKOUT2ROUTE_PIN_SHIFT   16
 
#define _GPIO_CMU_CLKOUT2ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_CMU_CLKOUT2ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_CMU_CLKOUT2ROUTE_PORT_SHIFT   0
 
#define _GPIO_CMU_CLKOUT2ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_CMU_ROUTEEN_CLKOUT0PEN_DEFAULT   0x00000000UL
 
#define _GPIO_CMU_ROUTEEN_CLKOUT0PEN_MASK   0x1UL
 
#define _GPIO_CMU_ROUTEEN_CLKOUT0PEN_SHIFT   0
 
#define _GPIO_CMU_ROUTEEN_CLKOUT1PEN_DEFAULT   0x00000000UL
 
#define _GPIO_CMU_ROUTEEN_CLKOUT1PEN_MASK   0x2UL
 
#define _GPIO_CMU_ROUTEEN_CLKOUT1PEN_SHIFT   1
 
#define _GPIO_CMU_ROUTEEN_CLKOUT2PEN_DEFAULT   0x00000000UL
 
#define _GPIO_CMU_ROUTEEN_CLKOUT2PEN_MASK   0x4UL
 
#define _GPIO_CMU_ROUTEEN_CLKOUT2PEN_SHIFT   2
 
#define _GPIO_CMU_ROUTEEN_MASK   0x0000000FUL
 
#define _GPIO_CMU_ROUTEEN_RESETVALUE   0x00000000UL
 
#define _GPIO_DBGROUTEPEN_MASK   0x0000000FUL
 
#define _GPIO_DBGROUTEPEN_RESETVALUE   0x0000000FUL
 
#define _GPIO_DBGROUTEPEN_SWCLKTCKPEN_DEFAULT   0x00000001UL
 
#define _GPIO_DBGROUTEPEN_SWCLKTCKPEN_MASK   0x1UL
 
#define _GPIO_DBGROUTEPEN_SWCLKTCKPEN_SHIFT   0
 
#define _GPIO_DBGROUTEPEN_SWDIOTMSPEN_DEFAULT   0x00000001UL
 
#define _GPIO_DBGROUTEPEN_SWDIOTMSPEN_MASK   0x2UL
 
#define _GPIO_DBGROUTEPEN_SWDIOTMSPEN_SHIFT   1
 
#define _GPIO_DBGROUTEPEN_TDIPEN_DEFAULT   0x00000001UL
 
#define _GPIO_DBGROUTEPEN_TDIPEN_MASK   0x8UL
 
#define _GPIO_DBGROUTEPEN_TDIPEN_SHIFT   3
 
#define _GPIO_DBGROUTEPEN_TDOPEN_DEFAULT   0x00000001UL
 
#define _GPIO_DBGROUTEPEN_TDOPEN_MASK   0x4UL
 
#define _GPIO_DBGROUTEPEN_TDOPEN_SHIFT   2
 
#define _GPIO_EM4WUEN_EM4WUEN_DEFAULT   0x00000000UL
 
#define _GPIO_EM4WUEN_EM4WUEN_MASK   0xFFF0000UL
 
#define _GPIO_EM4WUEN_EM4WUEN_SHIFT   16
 
#define _GPIO_EM4WUEN_MASK   0x0FFF0000UL
 
#define _GPIO_EM4WUEN_RESETVALUE   0x00000000UL
 
#define _GPIO_EM4WUPOL_EM4WUPOL_DEFAULT   0x00000000UL
 
#define _GPIO_EM4WUPOL_EM4WUPOL_MASK   0xFFF0000UL
 
#define _GPIO_EM4WUPOL_EM4WUPOL_SHIFT   16
 
#define _GPIO_EM4WUPOL_MASK   0x0FFF0000UL
 
#define _GPIO_EM4WUPOL_RESETVALUE   0x00000000UL
 
#define _GPIO_EXTIFALL_EXTIFALL_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIFALL_EXTIFALL_MASK   0xFFUL
 
#define _GPIO_EXTIFALL_EXTIFALL_SHIFT   0
 
#define _GPIO_EXTIFALL_MASK   0x000000FFUL
 
#define _GPIO_EXTIFALL_RESETVALUE   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL0_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL0_MASK   0x3UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET0   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET1   0x00000001UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET2   0x00000002UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET3   0x00000003UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL0_SHIFT   0
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL1_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL1_MASK   0x30UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET0   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET1   0x00000001UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET2   0x00000002UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET3   0x00000003UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL1_SHIFT   4
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL2_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL2_MASK   0x300UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET0   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET1   0x00000001UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET2   0x00000002UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET3   0x00000003UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL2_SHIFT   8
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL3_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL3_MASK   0x3000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET0   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET1   0x00000001UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET2   0x00000002UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET3   0x00000003UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL3_SHIFT   12
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL4_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL4_MASK   0x30000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET0   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET1   0x00000001UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET2   0x00000002UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET3   0x00000003UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL4_SHIFT   16
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL5_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL5_MASK   0x300000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET0   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET1   0x00000001UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET2   0x00000002UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET3   0x00000003UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL5_SHIFT   20
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL6_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL6_MASK   0x3000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET0   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET1   0x00000001UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET2   0x00000002UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET3   0x00000003UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL6_SHIFT   24
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL7_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL7_MASK   0x30000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET0   0x00000000UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET1   0x00000001UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET2   0x00000002UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET3   0x00000003UL
 
#define _GPIO_EXTIPINSELL_EXTIPINSEL7_SHIFT   28
 
#define _GPIO_EXTIPINSELL_MASK   0x33333333UL
 
#define _GPIO_EXTIPINSELL_RESETVALUE   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL0_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL0_MASK   0x3UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL0_PORTA   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL0_PORTB   0x00000001UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL0_PORTC   0x00000002UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL0_PORTD   0x00000003UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL0_SHIFT   0
 
#define _GPIO_EXTIPSELL_EXTIPSEL1_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL1_MASK   0x30UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL1_PORTA   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL1_PORTB   0x00000001UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL1_PORTC   0x00000002UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL1_PORTD   0x00000003UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL1_SHIFT   4
 
#define _GPIO_EXTIPSELL_EXTIPSEL2_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL2_MASK   0x300UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL2_PORTA   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL2_PORTB   0x00000001UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL2_PORTC   0x00000002UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL2_PORTD   0x00000003UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL2_SHIFT   8
 
#define _GPIO_EXTIPSELL_EXTIPSEL3_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL3_MASK   0x3000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL3_PORTA   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL3_PORTB   0x00000001UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL3_PORTC   0x00000002UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL3_PORTD   0x00000003UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL3_SHIFT   12
 
#define _GPIO_EXTIPSELL_EXTIPSEL4_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL4_MASK   0x30000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL4_PORTA   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL4_PORTB   0x00000001UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL4_PORTC   0x00000002UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL4_PORTD   0x00000003UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL4_SHIFT   16
 
#define _GPIO_EXTIPSELL_EXTIPSEL5_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL5_MASK   0x300000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL5_PORTA   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL5_PORTB   0x00000001UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL5_PORTC   0x00000002UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL5_PORTD   0x00000003UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL5_SHIFT   20
 
#define _GPIO_EXTIPSELL_EXTIPSEL6_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL6_MASK   0x3000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL6_PORTA   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL6_PORTB   0x00000001UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL6_PORTC   0x00000002UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL6_PORTD   0x00000003UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL6_SHIFT   24
 
#define _GPIO_EXTIPSELL_EXTIPSEL7_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL7_MASK   0x30000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL7_PORTA   0x00000000UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL7_PORTB   0x00000001UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL7_PORTC   0x00000002UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL7_PORTD   0x00000003UL
 
#define _GPIO_EXTIPSELL_EXTIPSEL7_SHIFT   28
 
#define _GPIO_EXTIPSELL_MASK   0x33333333UL
 
#define _GPIO_EXTIPSELL_RESETVALUE   0x00000000UL
 
#define _GPIO_EXTIRISE_EXTIRISE_DEFAULT   0x00000000UL
 
#define _GPIO_EXTIRISE_EXTIRISE_MASK   0xFFUL
 
#define _GPIO_EXTIRISE_EXTIRISE_SHIFT   0
 
#define _GPIO_EXTIRISE_MASK   0x000000FFUL
 
#define _GPIO_EXTIRISE_RESETVALUE   0x00000000UL
 
#define _GPIO_FRC_DCLKROUTE_MASK   0x000F0003UL
 
#define _GPIO_FRC_DCLKROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_FRC_DCLKROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_FRC_DCLKROUTE_PIN_SHIFT   16
 
#define _GPIO_FRC_DCLKROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_FRC_DCLKROUTE_PORT_MASK   0x3UL
 
#define _GPIO_FRC_DCLKROUTE_PORT_SHIFT   0
 
#define _GPIO_FRC_DCLKROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_FRC_DFRAMEROUTE_MASK   0x000F0003UL
 
#define _GPIO_FRC_DFRAMEROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_FRC_DFRAMEROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_FRC_DFRAMEROUTE_PIN_SHIFT   16
 
#define _GPIO_FRC_DFRAMEROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_FRC_DFRAMEROUTE_PORT_MASK   0x3UL
 
#define _GPIO_FRC_DFRAMEROUTE_PORT_SHIFT   0
 
#define _GPIO_FRC_DFRAMEROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_FRC_DOUTROUTE_MASK   0x000F0003UL
 
#define _GPIO_FRC_DOUTROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_FRC_DOUTROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_FRC_DOUTROUTE_PIN_SHIFT   16
 
#define _GPIO_FRC_DOUTROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_FRC_DOUTROUTE_PORT_MASK   0x3UL
 
#define _GPIO_FRC_DOUTROUTE_PORT_SHIFT   0
 
#define _GPIO_FRC_DOUTROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_FRC_ROUTEEN_DCLKPEN_DEFAULT   0x00000000UL
 
#define _GPIO_FRC_ROUTEEN_DCLKPEN_MASK   0x1UL
 
#define _GPIO_FRC_ROUTEEN_DCLKPEN_SHIFT   0
 
#define _GPIO_FRC_ROUTEEN_DFRAMEPEN_DEFAULT   0x00000000UL
 
#define _GPIO_FRC_ROUTEEN_DFRAMEPEN_MASK   0x2UL
 
#define _GPIO_FRC_ROUTEEN_DFRAMEPEN_SHIFT   1
 
#define _GPIO_FRC_ROUTEEN_DOUTPEN_DEFAULT   0x00000000UL
 
#define _GPIO_FRC_ROUTEEN_DOUTPEN_MASK   0x4UL
 
#define _GPIO_FRC_ROUTEEN_DOUTPEN_SHIFT   2
 
#define _GPIO_FRC_ROUTEEN_MASK   0x00000007UL
 
#define _GPIO_FRC_ROUTEEN_RESETVALUE   0x00000000UL
 
#define _GPIO_GPIOLOCKSTATUS_LOCK_DEFAULT   0x00000000UL
 
#define _GPIO_GPIOLOCKSTATUS_LOCK_LOCKED   0x00000001UL
 
#define _GPIO_GPIOLOCKSTATUS_LOCK_MASK   0x1UL
 
#define _GPIO_GPIOLOCKSTATUS_LOCK_SHIFT   0
 
#define _GPIO_GPIOLOCKSTATUS_LOCK_UNLOCKED   0x00000000UL
 
#define _GPIO_GPIOLOCKSTATUS_MASK   0x00000001UL
 
#define _GPIO_GPIOLOCKSTATUS_RESETVALUE   0x00000000UL
 
#define _GPIO_I2C_ROUTEEN_MASK   0x00000003UL
 
#define _GPIO_I2C_ROUTEEN_RESETVALUE   0x00000000UL
 
#define _GPIO_I2C_ROUTEEN_SCLPEN_DEFAULT   0x00000000UL
 
#define _GPIO_I2C_ROUTEEN_SCLPEN_MASK   0x1UL
 
#define _GPIO_I2C_ROUTEEN_SCLPEN_SHIFT   0
 
#define _GPIO_I2C_ROUTEEN_SDAPEN_DEFAULT   0x00000000UL
 
#define _GPIO_I2C_ROUTEEN_SDAPEN_MASK   0x2UL
 
#define _GPIO_I2C_ROUTEEN_SDAPEN_SHIFT   1
 
#define _GPIO_I2C_SCLROUTE_MASK   0x000F0003UL
 
#define _GPIO_I2C_SCLROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_I2C_SCLROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_I2C_SCLROUTE_PIN_SHIFT   16
 
#define _GPIO_I2C_SCLROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_I2C_SCLROUTE_PORT_MASK   0x3UL
 
#define _GPIO_I2C_SCLROUTE_PORT_SHIFT   0
 
#define _GPIO_I2C_SCLROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_I2C_SDAROUTE_MASK   0x000F0003UL
 
#define _GPIO_I2C_SDAROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_I2C_SDAROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_I2C_SDAROUTE_PIN_SHIFT   16
 
#define _GPIO_I2C_SDAROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_I2C_SDAROUTE_PORT_MASK   0x3UL
 
#define _GPIO_I2C_SDAROUTE_PORT_SHIFT   0
 
#define _GPIO_I2C_SDAROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_IEN_EM4WUIEN_DEFAULT   0x00000000UL
 
#define _GPIO_IEN_EM4WUIEN_MASK   0xFFFF0000UL
 
#define _GPIO_IEN_EM4WUIEN_SHIFT   16
 
#define _GPIO_IEN_EXTIEN_DEFAULT   0x00000000UL
 
#define _GPIO_IEN_EXTIEN_MASK   0xFFFFUL
 
#define _GPIO_IEN_EXTIEN_SHIFT   0
 
#define _GPIO_IEN_MASK   0xFFFFFFFFUL
 
#define _GPIO_IEN_RESETVALUE   0x00000000UL
 
#define _GPIO_IF_EM4WU_DEFAULT   0x00000000UL
 
#define _GPIO_IF_EM4WU_MASK   0xFFFF0000UL
 
#define _GPIO_IF_EM4WU_SHIFT   16
 
#define _GPIO_IF_EXT_DEFAULT   0x00000000UL
 
#define _GPIO_IF_EXT_MASK   0xFFFFUL
 
#define _GPIO_IF_EXT_SHIFT   0
 
#define _GPIO_IF_MASK   0xFFFFFFFFUL
 
#define _GPIO_IF_RESETVALUE   0x00000000UL
 
#define _GPIO_LETIMER_OUT0ROUTE_MASK   0x000F0003UL
 
#define _GPIO_LETIMER_OUT0ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_LETIMER_OUT0ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_LETIMER_OUT0ROUTE_PIN_SHIFT   16
 
#define _GPIO_LETIMER_OUT0ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_LETIMER_OUT0ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_LETIMER_OUT0ROUTE_PORT_SHIFT   0
 
#define _GPIO_LETIMER_OUT0ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_LETIMER_OUT1ROUTE_MASK   0x000F0003UL
 
#define _GPIO_LETIMER_OUT1ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_LETIMER_OUT1ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_LETIMER_OUT1ROUTE_PIN_SHIFT   16
 
#define _GPIO_LETIMER_OUT1ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_LETIMER_OUT1ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_LETIMER_OUT1ROUTE_PORT_SHIFT   0
 
#define _GPIO_LETIMER_OUT1ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_LETIMER_ROUTEEN_MASK   0x00000003UL
 
#define _GPIO_LETIMER_ROUTEEN_OUT0PEN_DEFAULT   0x00000000UL
 
#define _GPIO_LETIMER_ROUTEEN_OUT0PEN_MASK   0x1UL
 
#define _GPIO_LETIMER_ROUTEEN_OUT0PEN_SHIFT   0
 
#define _GPIO_LETIMER_ROUTEEN_OUT1PEN_DEFAULT   0x00000000UL
 
#define _GPIO_LETIMER_ROUTEEN_OUT1PEN_MASK   0x2UL
 
#define _GPIO_LETIMER_ROUTEEN_OUT1PEN_SHIFT   1
 
#define _GPIO_LETIMER_ROUTEEN_RESETVALUE   0x00000000UL
 
#define _GPIO_LOCK_LOCKKEY_DEFAULT   0x0000A534UL
 
#define _GPIO_LOCK_LOCKKEY_MASK   0xFFFFUL
 
#define _GPIO_LOCK_LOCKKEY_SHIFT   0
 
#define _GPIO_LOCK_LOCKKEY_UNLOCK   0x0000A534UL
 
#define _GPIO_LOCK_MASK   0x0000FFFFUL
 
#define _GPIO_LOCK_RESETVALUE   0x0000A534UL
 
#define _GPIO_MODEM_ANT0ROUTE_MASK   0x000F0003UL
 
#define _GPIO_MODEM_ANT0ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_MODEM_ANT0ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_MODEM_ANT0ROUTE_PIN_SHIFT   16
 
#define _GPIO_MODEM_ANT0ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_MODEM_ANT0ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_MODEM_ANT0ROUTE_PORT_SHIFT   0
 
#define _GPIO_MODEM_ANT0ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_MODEM_ANT1ROUTE_MASK   0x000F0003UL
 
#define _GPIO_MODEM_ANT1ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_MODEM_ANT1ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_MODEM_ANT1ROUTE_PIN_SHIFT   16
 
#define _GPIO_MODEM_ANT1ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_MODEM_ANT1ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_MODEM_ANT1ROUTE_PORT_SHIFT   0
 
#define _GPIO_MODEM_ANT1ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_MODEM_DCLKROUTE_MASK   0x000F0003UL
 
#define _GPIO_MODEM_DCLKROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_MODEM_DCLKROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_MODEM_DCLKROUTE_PIN_SHIFT   16
 
#define _GPIO_MODEM_DCLKROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_MODEM_DCLKROUTE_PORT_MASK   0x3UL
 
#define _GPIO_MODEM_DCLKROUTE_PORT_SHIFT   0
 
#define _GPIO_MODEM_DCLKROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_MODEM_DINROUTE_MASK   0x000F0003UL
 
#define _GPIO_MODEM_DINROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_MODEM_DINROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_MODEM_DINROUTE_PIN_SHIFT   16
 
#define _GPIO_MODEM_DINROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_MODEM_DINROUTE_PORT_MASK   0x3UL
 
#define _GPIO_MODEM_DINROUTE_PORT_SHIFT   0
 
#define _GPIO_MODEM_DINROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_MODEM_DOUTROUTE_MASK   0x000F0003UL
 
#define _GPIO_MODEM_DOUTROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_MODEM_DOUTROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_MODEM_DOUTROUTE_PIN_SHIFT   16
 
#define _GPIO_MODEM_DOUTROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_MODEM_DOUTROUTE_PORT_MASK   0x3UL
 
#define _GPIO_MODEM_DOUTROUTE_PORT_SHIFT   0
 
#define _GPIO_MODEM_DOUTROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_MODEM_ROUTEEN_ANT0PEN_DEFAULT   0x00000000UL
 
#define _GPIO_MODEM_ROUTEEN_ANT0PEN_MASK   0x1UL
 
#define _GPIO_MODEM_ROUTEEN_ANT0PEN_SHIFT   0
 
#define _GPIO_MODEM_ROUTEEN_ANT1PEN_DEFAULT   0x00000000UL
 
#define _GPIO_MODEM_ROUTEEN_ANT1PEN_MASK   0x2UL
 
#define _GPIO_MODEM_ROUTEEN_ANT1PEN_SHIFT   1
 
#define _GPIO_MODEM_ROUTEEN_DCLKPEN_DEFAULT   0x00000000UL
 
#define _GPIO_MODEM_ROUTEEN_DCLKPEN_MASK   0x4UL
 
#define _GPIO_MODEM_ROUTEEN_DCLKPEN_SHIFT   2
 
#define _GPIO_MODEM_ROUTEEN_DOUTPEN_DEFAULT   0x00000000UL
 
#define _GPIO_MODEM_ROUTEEN_DOUTPEN_MASK   0x8UL
 
#define _GPIO_MODEM_ROUTEEN_DOUTPEN_SHIFT   3
 
#define _GPIO_MODEM_ROUTEEN_MASK   0x0000000FUL
 
#define _GPIO_MODEM_ROUTEEN_RESETVALUE   0x00000000UL
 
#define _GPIO_P_CTRL_DINDIS_DEFAULT   0x00000000UL
 
#define _GPIO_P_CTRL_DINDIS_MASK   0x1000UL
 
#define _GPIO_P_CTRL_DINDIS_SHIFT   12
 
#define _GPIO_P_CTRL_DINDISALT_DEFAULT   0x00000000UL
 
#define _GPIO_P_CTRL_DINDISALT_MASK   0x10000000UL
 
#define _GPIO_P_CTRL_DINDISALT_SHIFT   28
 
#define _GPIO_P_CTRL_MASK   0x10701070UL
 
#define _GPIO_P_CTRL_RESETVALUE   0x00400040UL
 
#define _GPIO_P_CTRL_SLEWRATE_DEFAULT   0x00000004UL
 
#define _GPIO_P_CTRL_SLEWRATE_MASK   0x70UL
 
#define _GPIO_P_CTRL_SLEWRATE_SHIFT   4
 
#define _GPIO_P_CTRL_SLEWRATEALT_DEFAULT   0x00000004UL
 
#define _GPIO_P_CTRL_SLEWRATEALT_MASK   0x700000UL
 
#define _GPIO_P_CTRL_SLEWRATEALT_SHIFT   20
 
#define _GPIO_P_DIN_DIN_DEFAULT   0x00000000UL
 
#define _GPIO_P_DIN_DIN_MASK   0x7FUL
 
#define _GPIO_P_DIN_DIN_SHIFT   0
 
#define _GPIO_P_DIN_MASK   0x0000007FUL
 
#define _GPIO_P_DIN_RESETVALUE   0x00000000UL
 
#define _GPIO_P_DOUT_DOUT_DEFAULT   0x00000000UL
 
#define _GPIO_P_DOUT_DOUT_MASK   0x7FUL
 
#define _GPIO_P_DOUT_DOUT_SHIFT   0
 
#define _GPIO_P_DOUT_MASK   0x0000007FUL
 
#define _GPIO_P_DOUT_RESETVALUE   0x00000000UL
 
#define _GPIO_P_MODEL_MASK   0x0FFFFFFFUL
 
#define _GPIO_P_MODEL_MODE0_DEFAULT   0x00000000UL
 
#define _GPIO_P_MODEL_MODE0_DISABLED   0x00000000UL
 
#define _GPIO_P_MODEL_MODE0_INPUT   0x00000001UL
 
#define _GPIO_P_MODEL_MODE0_INPUTPULL   0x00000002UL
 
#define _GPIO_P_MODEL_MODE0_INPUTPULLFILTER   0x00000003UL
 
#define _GPIO_P_MODEL_MODE0_MASK   0xFUL
 
#define _GPIO_P_MODEL_MODE0_PUSHPULL   0x00000004UL
 
#define _GPIO_P_MODEL_MODE0_PUSHPULLALT   0x00000005UL
 
#define _GPIO_P_MODEL_MODE0_SHIFT   0
 
#define _GPIO_P_MODEL_MODE0_WIREDAND   0x00000008UL
 
#define _GPIO_P_MODEL_MODE0_WIREDANDALT   0x0000000CUL
 
#define _GPIO_P_MODEL_MODE0_WIREDANDALTFILTER   0x0000000DUL
 
#define _GPIO_P_MODEL_MODE0_WIREDANDALTPULLUP   0x0000000EUL
 
#define _GPIO_P_MODEL_MODE0_WIREDANDALTPULLUPFILTER   0x0000000FUL
 
#define _GPIO_P_MODEL_MODE0_WIREDANDFILTER   0x00000009UL
 
#define _GPIO_P_MODEL_MODE0_WIREDANDPULLUP   0x0000000AUL
 
#define _GPIO_P_MODEL_MODE0_WIREDANDPULLUPFILTER   0x0000000BUL
 
#define _GPIO_P_MODEL_MODE0_WIREDOR   0x00000006UL
 
#define _GPIO_P_MODEL_MODE0_WIREDORPULLDOWN   0x00000007UL
 
#define _GPIO_P_MODEL_MODE1_DEFAULT   0x00000000UL
 
#define _GPIO_P_MODEL_MODE1_DISABLED   0x00000000UL
 
#define _GPIO_P_MODEL_MODE1_INPUT   0x00000001UL
 
#define _GPIO_P_MODEL_MODE1_INPUTPULL   0x00000002UL
 
#define _GPIO_P_MODEL_MODE1_INPUTPULLFILTER   0x00000003UL
 
#define _GPIO_P_MODEL_MODE1_MASK   0xF0UL
 
#define _GPIO_P_MODEL_MODE1_PUSHPULL   0x00000004UL
 
#define _GPIO_P_MODEL_MODE1_PUSHPULLALT   0x00000005UL
 
#define _GPIO_P_MODEL_MODE1_SHIFT   4
 
#define _GPIO_P_MODEL_MODE1_WIREDAND   0x00000008UL
 
#define _GPIO_P_MODEL_MODE1_WIREDANDALT   0x0000000CUL
 
#define _GPIO_P_MODEL_MODE1_WIREDANDALTFILTER   0x0000000DUL
 
#define _GPIO_P_MODEL_MODE1_WIREDANDALTPULLUP   0x0000000EUL
 
#define _GPIO_P_MODEL_MODE1_WIREDANDALTPULLUPFILTER   0x0000000FUL
 
#define _GPIO_P_MODEL_MODE1_WIREDANDFILTER   0x00000009UL
 
#define _GPIO_P_MODEL_MODE1_WIREDANDPULLUP   0x0000000AUL
 
#define _GPIO_P_MODEL_MODE1_WIREDANDPULLUPFILTER   0x0000000BUL
 
#define _GPIO_P_MODEL_MODE1_WIREDOR   0x00000006UL
 
#define _GPIO_P_MODEL_MODE1_WIREDORPULLDOWN   0x00000007UL
 
#define _GPIO_P_MODEL_MODE2_DEFAULT   0x00000000UL
 
#define _GPIO_P_MODEL_MODE2_DISABLED   0x00000000UL
 
#define _GPIO_P_MODEL_MODE2_INPUT   0x00000001UL
 
#define _GPIO_P_MODEL_MODE2_INPUTPULL   0x00000002UL
 
#define _GPIO_P_MODEL_MODE2_INPUTPULLFILTER   0x00000003UL
 
#define _GPIO_P_MODEL_MODE2_MASK   0xF00UL
 
#define _GPIO_P_MODEL_MODE2_PUSHPULL   0x00000004UL
 
#define _GPIO_P_MODEL_MODE2_PUSHPULLALT   0x00000005UL
 
#define _GPIO_P_MODEL_MODE2_SHIFT   8
 
#define _GPIO_P_MODEL_MODE2_WIREDAND   0x00000008UL
 
#define _GPIO_P_MODEL_MODE2_WIREDANDALT   0x0000000CUL
 
#define _GPIO_P_MODEL_MODE2_WIREDANDALTFILTER   0x0000000DUL
 
#define _GPIO_P_MODEL_MODE2_WIREDANDALTPULLUP   0x0000000EUL
 
#define _GPIO_P_MODEL_MODE2_WIREDANDALTPULLUPFILTER   0x0000000FUL
 
#define _GPIO_P_MODEL_MODE2_WIREDANDFILTER   0x00000009UL
 
#define _GPIO_P_MODEL_MODE2_WIREDANDPULLUP   0x0000000AUL
 
#define _GPIO_P_MODEL_MODE2_WIREDANDPULLUPFILTER   0x0000000BUL
 
#define _GPIO_P_MODEL_MODE2_WIREDOR   0x00000006UL
 
#define _GPIO_P_MODEL_MODE2_WIREDORPULLDOWN   0x00000007UL
 
#define _GPIO_P_MODEL_MODE3_DEFAULT   0x00000000UL
 
#define _GPIO_P_MODEL_MODE3_DISABLED   0x00000000UL
 
#define _GPIO_P_MODEL_MODE3_INPUT   0x00000001UL
 
#define _GPIO_P_MODEL_MODE3_INPUTPULL   0x00000002UL
 
#define _GPIO_P_MODEL_MODE3_INPUTPULLFILTER   0x00000003UL
 
#define _GPIO_P_MODEL_MODE3_MASK   0xF000UL
 
#define _GPIO_P_MODEL_MODE3_PUSHPULL   0x00000004UL
 
#define _GPIO_P_MODEL_MODE3_PUSHPULLALT   0x00000005UL
 
#define _GPIO_P_MODEL_MODE3_SHIFT   12
 
#define _GPIO_P_MODEL_MODE3_WIREDAND   0x00000008UL
 
#define _GPIO_P_MODEL_MODE3_WIREDANDALT   0x0000000CUL
 
#define _GPIO_P_MODEL_MODE3_WIREDANDALTFILTER   0x0000000DUL
 
#define _GPIO_P_MODEL_MODE3_WIREDANDALTPULLUP   0x0000000EUL
 
#define _GPIO_P_MODEL_MODE3_WIREDANDALTPULLUPFILTER   0x0000000FUL
 
#define _GPIO_P_MODEL_MODE3_WIREDANDFILTER   0x00000009UL
 
#define _GPIO_P_MODEL_MODE3_WIREDANDPULLUP   0x0000000AUL
 
#define _GPIO_P_MODEL_MODE3_WIREDANDPULLUPFILTER   0x0000000BUL
 
#define _GPIO_P_MODEL_MODE3_WIREDOR   0x00000006UL
 
#define _GPIO_P_MODEL_MODE3_WIREDORPULLDOWN   0x00000007UL
 
#define _GPIO_P_MODEL_MODE4_DEFAULT   0x00000000UL
 
#define _GPIO_P_MODEL_MODE4_DISABLED   0x00000000UL
 
#define _GPIO_P_MODEL_MODE4_INPUT   0x00000001UL
 
#define _GPIO_P_MODEL_MODE4_INPUTPULL   0x00000002UL
 
#define _GPIO_P_MODEL_MODE4_INPUTPULLFILTER   0x00000003UL
 
#define _GPIO_P_MODEL_MODE4_MASK   0xF0000UL
 
#define _GPIO_P_MODEL_MODE4_PUSHPULL   0x00000004UL
 
#define _GPIO_P_MODEL_MODE4_PUSHPULLALT   0x00000005UL
 
#define _GPIO_P_MODEL_MODE4_SHIFT   16
 
#define _GPIO_P_MODEL_MODE4_WIREDAND   0x00000008UL
 
#define _GPIO_P_MODEL_MODE4_WIREDANDALT   0x0000000CUL
 
#define _GPIO_P_MODEL_MODE4_WIREDANDALTFILTER   0x0000000DUL
 
#define _GPIO_P_MODEL_MODE4_WIREDANDALTPULLUP   0x0000000EUL
 
#define _GPIO_P_MODEL_MODE4_WIREDANDALTPULLUPFILTER   0x0000000FUL
 
#define _GPIO_P_MODEL_MODE4_WIREDANDFILTER   0x00000009UL
 
#define _GPIO_P_MODEL_MODE4_WIREDANDPULLUP   0x0000000AUL
 
#define _GPIO_P_MODEL_MODE4_WIREDANDPULLUPFILTER   0x0000000BUL
 
#define _GPIO_P_MODEL_MODE4_WIREDOR   0x00000006UL
 
#define _GPIO_P_MODEL_MODE4_WIREDORPULLDOWN   0x00000007UL
 
#define _GPIO_P_MODEL_MODE5_DEFAULT   0x00000000UL
 
#define _GPIO_P_MODEL_MODE5_DISABLED   0x00000000UL
 
#define _GPIO_P_MODEL_MODE5_INPUT   0x00000001UL
 
#define _GPIO_P_MODEL_MODE5_INPUTPULL   0x00000002UL
 
#define _GPIO_P_MODEL_MODE5_INPUTPULLFILTER   0x00000003UL
 
#define _GPIO_P_MODEL_MODE5_MASK   0xF00000UL
 
#define _GPIO_P_MODEL_MODE5_PUSHPULL   0x00000004UL
 
#define _GPIO_P_MODEL_MODE5_PUSHPULLALT   0x00000005UL
 
#define _GPIO_P_MODEL_MODE5_SHIFT   20
 
#define _GPIO_P_MODEL_MODE5_WIREDAND   0x00000008UL
 
#define _GPIO_P_MODEL_MODE5_WIREDANDALT   0x0000000CUL
 
#define _GPIO_P_MODEL_MODE5_WIREDANDALTFILTER   0x0000000DUL
 
#define _GPIO_P_MODEL_MODE5_WIREDANDALTPULLUP   0x0000000EUL
 
#define _GPIO_P_MODEL_MODE5_WIREDANDALTPULLUPFILTER   0x0000000FUL
 
#define _GPIO_P_MODEL_MODE5_WIREDANDFILTER   0x00000009UL
 
#define _GPIO_P_MODEL_MODE5_WIREDANDPULLUP   0x0000000AUL
 
#define _GPIO_P_MODEL_MODE5_WIREDANDPULLUPFILTER   0x0000000BUL
 
#define _GPIO_P_MODEL_MODE5_WIREDOR   0x00000006UL
 
#define _GPIO_P_MODEL_MODE5_WIREDORPULLDOWN   0x00000007UL
 
#define _GPIO_P_MODEL_MODE6_DEFAULT   0x00000000UL
 
#define _GPIO_P_MODEL_MODE6_DISABLED   0x00000000UL
 
#define _GPIO_P_MODEL_MODE6_INPUT   0x00000001UL
 
#define _GPIO_P_MODEL_MODE6_INPUTPULL   0x00000002UL
 
#define _GPIO_P_MODEL_MODE6_INPUTPULLFILTER   0x00000003UL
 
#define _GPIO_P_MODEL_MODE6_MASK   0xF000000UL
 
#define _GPIO_P_MODEL_MODE6_PUSHPULL   0x00000004UL
 
#define _GPIO_P_MODEL_MODE6_PUSHPULLALT   0x00000005UL
 
#define _GPIO_P_MODEL_MODE6_SHIFT   24
 
#define _GPIO_P_MODEL_MODE6_WIREDAND   0x00000008UL
 
#define _GPIO_P_MODEL_MODE6_WIREDANDALT   0x0000000CUL
 
#define _GPIO_P_MODEL_MODE6_WIREDANDALTFILTER   0x0000000DUL
 
#define _GPIO_P_MODEL_MODE6_WIREDANDALTPULLUP   0x0000000EUL
 
#define _GPIO_P_MODEL_MODE6_WIREDANDALTPULLUPFILTER   0x0000000FUL
 
#define _GPIO_P_MODEL_MODE6_WIREDANDFILTER   0x00000009UL
 
#define _GPIO_P_MODEL_MODE6_WIREDANDPULLUP   0x0000000AUL
 
#define _GPIO_P_MODEL_MODE6_WIREDANDPULLUPFILTER   0x0000000BUL
 
#define _GPIO_P_MODEL_MODE6_WIREDOR   0x00000006UL
 
#define _GPIO_P_MODEL_MODE6_WIREDORPULLDOWN   0x00000007UL
 
#define _GPIO_P_MODEL_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_ASYNCH0ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_ASYNCH0ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH0ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_ASYNCH0ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_ASYNCH0ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH0ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_ASYNCH0ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_ASYNCH0ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_ASYNCH10ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_ASYNCH10ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH10ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_ASYNCH10ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_ASYNCH10ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH10ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_ASYNCH10ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_ASYNCH10ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_ASYNCH11ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_ASYNCH11ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH11ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_ASYNCH11ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_ASYNCH11ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH11ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_ASYNCH11ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_ASYNCH11ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_ASYNCH1ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_ASYNCH1ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH1ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_ASYNCH1ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_ASYNCH1ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH1ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_ASYNCH1ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_ASYNCH1ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_ASYNCH2ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_ASYNCH2ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH2ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_ASYNCH2ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_ASYNCH2ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH2ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_ASYNCH2ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_ASYNCH2ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_ASYNCH3ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_ASYNCH3ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH3ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_ASYNCH3ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_ASYNCH3ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH3ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_ASYNCH3ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_ASYNCH3ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_ASYNCH4ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_ASYNCH4ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH4ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_ASYNCH4ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_ASYNCH4ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH4ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_ASYNCH4ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_ASYNCH4ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_ASYNCH5ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_ASYNCH5ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH5ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_ASYNCH5ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_ASYNCH5ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH5ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_ASYNCH5ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_ASYNCH5ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_ASYNCH6ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_ASYNCH6ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH6ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_ASYNCH6ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_ASYNCH6ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH6ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_ASYNCH6ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_ASYNCH6ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_ASYNCH7ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_ASYNCH7ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH7ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_ASYNCH7ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_ASYNCH7ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH7ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_ASYNCH7ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_ASYNCH7ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_ASYNCH8ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_ASYNCH8ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH8ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_ASYNCH8ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_ASYNCH8ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH8ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_ASYNCH8ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_ASYNCH8ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_ASYNCH9ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_ASYNCH9ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH9ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_ASYNCH9ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_ASYNCH9ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ASYNCH9ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_ASYNCH9ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_ASYNCH9ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH0PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH0PEN_MASK   0x1UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH0PEN_SHIFT   0
 
#define _GPIO_PRS_ROUTEEN_ASYNCH10PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH10PEN_MASK   0x400UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH10PEN_SHIFT   10
 
#define _GPIO_PRS_ROUTEEN_ASYNCH11PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH11PEN_MASK   0x800UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH11PEN_SHIFT   11
 
#define _GPIO_PRS_ROUTEEN_ASYNCH1PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH1PEN_MASK   0x2UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH1PEN_SHIFT   1
 
#define _GPIO_PRS_ROUTEEN_ASYNCH2PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH2PEN_MASK   0x4UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH2PEN_SHIFT   2
 
#define _GPIO_PRS_ROUTEEN_ASYNCH3PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH3PEN_MASK   0x8UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH3PEN_SHIFT   3
 
#define _GPIO_PRS_ROUTEEN_ASYNCH4PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH4PEN_MASK   0x10UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH4PEN_SHIFT   4
 
#define _GPIO_PRS_ROUTEEN_ASYNCH5PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH5PEN_MASK   0x20UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH5PEN_SHIFT   5
 
#define _GPIO_PRS_ROUTEEN_ASYNCH6PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH6PEN_MASK   0x40UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH6PEN_SHIFT   6
 
#define _GPIO_PRS_ROUTEEN_ASYNCH7PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH7PEN_MASK   0x80UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH7PEN_SHIFT   7
 
#define _GPIO_PRS_ROUTEEN_ASYNCH8PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH8PEN_MASK   0x100UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH8PEN_SHIFT   8
 
#define _GPIO_PRS_ROUTEEN_ASYNCH9PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH9PEN_MASK   0x200UL
 
#define _GPIO_PRS_ROUTEEN_ASYNCH9PEN_SHIFT   9
 
#define _GPIO_PRS_ROUTEEN_MASK   0x0000FFFFUL
 
#define _GPIO_PRS_ROUTEEN_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_SYNCH0PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_SYNCH0PEN_MASK   0x1000UL
 
#define _GPIO_PRS_ROUTEEN_SYNCH0PEN_SHIFT   12
 
#define _GPIO_PRS_ROUTEEN_SYNCH1PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_SYNCH1PEN_MASK   0x2000UL
 
#define _GPIO_PRS_ROUTEEN_SYNCH1PEN_SHIFT   13
 
#define _GPIO_PRS_ROUTEEN_SYNCH2PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_SYNCH2PEN_MASK   0x4000UL
 
#define _GPIO_PRS_ROUTEEN_SYNCH2PEN_SHIFT   14
 
#define _GPIO_PRS_ROUTEEN_SYNCH3PEN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_ROUTEEN_SYNCH3PEN_MASK   0x8000UL
 
#define _GPIO_PRS_ROUTEEN_SYNCH3PEN_SHIFT   15
 
#define _GPIO_PRS_SYNCH0ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_SYNCH0ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_SYNCH0ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_SYNCH0ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_SYNCH0ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_SYNCH0ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_SYNCH0ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_SYNCH0ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_SYNCH1ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_SYNCH1ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_SYNCH1ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_SYNCH1ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_SYNCH1ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_SYNCH1ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_SYNCH1ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_SYNCH1ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_SYNCH2ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_SYNCH2ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_SYNCH2ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_SYNCH2ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_SYNCH2ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_SYNCH2ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_SYNCH2ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_SYNCH2ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_PRS_SYNCH3ROUTE_MASK   0x000F0003UL
 
#define _GPIO_PRS_SYNCH3ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_SYNCH3ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_PRS_SYNCH3ROUTE_PIN_SHIFT   16
 
#define _GPIO_PRS_SYNCH3ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_PRS_SYNCH3ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_PRS_SYNCH3ROUTE_PORT_SHIFT   0
 
#define _GPIO_PRS_SYNCH3ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_TIMER_CC0ROUTE_MASK   0x000F0003UL
 
#define _GPIO_TIMER_CC0ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_CC0ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_TIMER_CC0ROUTE_PIN_SHIFT   16
 
#define _GPIO_TIMER_CC0ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_CC0ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_TIMER_CC0ROUTE_PORT_SHIFT   0
 
#define _GPIO_TIMER_CC0ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_TIMER_CC1ROUTE_MASK   0x000F0003UL
 
#define _GPIO_TIMER_CC1ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_CC1ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_TIMER_CC1ROUTE_PIN_SHIFT   16
 
#define _GPIO_TIMER_CC1ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_CC1ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_TIMER_CC1ROUTE_PORT_SHIFT   0
 
#define _GPIO_TIMER_CC1ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_TIMER_CC2ROUTE_MASK   0x000F0003UL
 
#define _GPIO_TIMER_CC2ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_CC2ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_TIMER_CC2ROUTE_PIN_SHIFT   16
 
#define _GPIO_TIMER_CC2ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_CC2ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_TIMER_CC2ROUTE_PORT_SHIFT   0
 
#define _GPIO_TIMER_CC2ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_TIMER_CDTI0ROUTE_MASK   0x000F0003UL
 
#define _GPIO_TIMER_CDTI0ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_CDTI0ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_TIMER_CDTI0ROUTE_PIN_SHIFT   16
 
#define _GPIO_TIMER_CDTI0ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_CDTI0ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_TIMER_CDTI0ROUTE_PORT_SHIFT   0
 
#define _GPIO_TIMER_CDTI0ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_TIMER_CDTI1ROUTE_MASK   0x000F0003UL
 
#define _GPIO_TIMER_CDTI1ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_CDTI1ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_TIMER_CDTI1ROUTE_PIN_SHIFT   16
 
#define _GPIO_TIMER_CDTI1ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_CDTI1ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_TIMER_CDTI1ROUTE_PORT_SHIFT   0
 
#define _GPIO_TIMER_CDTI1ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_TIMER_CDTI2ROUTE_MASK   0x000F0003UL
 
#define _GPIO_TIMER_CDTI2ROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_CDTI2ROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_TIMER_CDTI2ROUTE_PIN_SHIFT   16
 
#define _GPIO_TIMER_CDTI2ROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_CDTI2ROUTE_PORT_MASK   0x3UL
 
#define _GPIO_TIMER_CDTI2ROUTE_PORT_SHIFT   0
 
#define _GPIO_TIMER_CDTI2ROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_TIMER_ROUTEEN_CC0PEN_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_ROUTEEN_CC0PEN_MASK   0x1UL
 
#define _GPIO_TIMER_ROUTEEN_CC0PEN_SHIFT   0
 
#define _GPIO_TIMER_ROUTEEN_CC1PEN_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_ROUTEEN_CC1PEN_MASK   0x2UL
 
#define _GPIO_TIMER_ROUTEEN_CC1PEN_SHIFT   1
 
#define _GPIO_TIMER_ROUTEEN_CC2PEN_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_ROUTEEN_CC2PEN_MASK   0x4UL
 
#define _GPIO_TIMER_ROUTEEN_CC2PEN_SHIFT   2
 
#define _GPIO_TIMER_ROUTEEN_CDTI0PEN_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_ROUTEEN_CDTI0PEN_MASK   0x8UL
 
#define _GPIO_TIMER_ROUTEEN_CDTI0PEN_SHIFT   3
 
#define _GPIO_TIMER_ROUTEEN_CDTI1PEN_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_ROUTEEN_CDTI1PEN_MASK   0x10UL
 
#define _GPIO_TIMER_ROUTEEN_CDTI1PEN_SHIFT   4
 
#define _GPIO_TIMER_ROUTEEN_CDTI2PEN_DEFAULT   0x00000000UL
 
#define _GPIO_TIMER_ROUTEEN_CDTI2PEN_MASK   0x20UL
 
#define _GPIO_TIMER_ROUTEEN_CDTI2PEN_SHIFT   5
 
#define _GPIO_TIMER_ROUTEEN_MASK   0x0000003FUL
 
#define _GPIO_TIMER_ROUTEEN_RESETVALUE   0x00000000UL
 
#define _GPIO_TRACEROUTEPEN_MASK   0x00000007UL
 
#define _GPIO_TRACEROUTEPEN_RESETVALUE   0x00000000UL
 
#define _GPIO_TRACEROUTEPEN_SWVPEN_DEFAULT   0x00000000UL
 
#define _GPIO_TRACEROUTEPEN_SWVPEN_MASK   0x1UL
 
#define _GPIO_TRACEROUTEPEN_SWVPEN_SHIFT   0
 
#define _GPIO_TRACEROUTEPEN_TRACECLKPEN_DEFAULT   0x00000000UL
 
#define _GPIO_TRACEROUTEPEN_TRACECLKPEN_MASK   0x2UL
 
#define _GPIO_TRACEROUTEPEN_TRACECLKPEN_SHIFT   1
 
#define _GPIO_TRACEROUTEPEN_TRACEDATA0PEN_DEFAULT   0x00000000UL
 
#define _GPIO_TRACEROUTEPEN_TRACEDATA0PEN_MASK   0x4UL
 
#define _GPIO_TRACEROUTEPEN_TRACEDATA0PEN_SHIFT   2
 
#define _GPIO_USART_CLKROUTE_MASK   0x000F0003UL
 
#define _GPIO_USART_CLKROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_USART_CLKROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_USART_CLKROUTE_PIN_SHIFT   16
 
#define _GPIO_USART_CLKROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_USART_CLKROUTE_PORT_MASK   0x3UL
 
#define _GPIO_USART_CLKROUTE_PORT_SHIFT   0
 
#define _GPIO_USART_CLKROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_USART_CSROUTE_MASK   0x000F0003UL
 
#define _GPIO_USART_CSROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_USART_CSROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_USART_CSROUTE_PIN_SHIFT   16
 
#define _GPIO_USART_CSROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_USART_CSROUTE_PORT_MASK   0x3UL
 
#define _GPIO_USART_CSROUTE_PORT_SHIFT   0
 
#define _GPIO_USART_CSROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_USART_CTSROUTE_MASK   0x000F0003UL
 
#define _GPIO_USART_CTSROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_USART_CTSROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_USART_CTSROUTE_PIN_SHIFT   16
 
#define _GPIO_USART_CTSROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_USART_CTSROUTE_PORT_MASK   0x3UL
 
#define _GPIO_USART_CTSROUTE_PORT_SHIFT   0
 
#define _GPIO_USART_CTSROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_USART_ROUTEEN_CLKPEN_DEFAULT   0x00000000UL
 
#define _GPIO_USART_ROUTEEN_CLKPEN_MASK   0x8UL
 
#define _GPIO_USART_ROUTEEN_CLKPEN_SHIFT   3
 
#define _GPIO_USART_ROUTEEN_CSPEN_DEFAULT   0x00000000UL
 
#define _GPIO_USART_ROUTEEN_CSPEN_MASK   0x1UL
 
#define _GPIO_USART_ROUTEEN_CSPEN_SHIFT   0
 
#define _GPIO_USART_ROUTEEN_MASK   0x0000001FUL
 
#define _GPIO_USART_ROUTEEN_RESETVALUE   0x00000000UL
 
#define _GPIO_USART_ROUTEEN_RTSPEN_DEFAULT   0x00000000UL
 
#define _GPIO_USART_ROUTEEN_RTSPEN_MASK   0x2UL
 
#define _GPIO_USART_ROUTEEN_RTSPEN_SHIFT   1
 
#define _GPIO_USART_ROUTEEN_RXPEN_DEFAULT   0x00000000UL
 
#define _GPIO_USART_ROUTEEN_RXPEN_MASK   0x4UL
 
#define _GPIO_USART_ROUTEEN_RXPEN_SHIFT   2
 
#define _GPIO_USART_ROUTEEN_TXPEN_DEFAULT   0x00000000UL
 
#define _GPIO_USART_ROUTEEN_TXPEN_MASK   0x10UL
 
#define _GPIO_USART_ROUTEEN_TXPEN_SHIFT   4
 
#define _GPIO_USART_RTSROUTE_MASK   0x000F0003UL
 
#define _GPIO_USART_RTSROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_USART_RTSROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_USART_RTSROUTE_PIN_SHIFT   16
 
#define _GPIO_USART_RTSROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_USART_RTSROUTE_PORT_MASK   0x3UL
 
#define _GPIO_USART_RTSROUTE_PORT_SHIFT   0
 
#define _GPIO_USART_RTSROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_USART_RXROUTE_MASK   0x000F0003UL
 
#define _GPIO_USART_RXROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_USART_RXROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_USART_RXROUTE_PIN_SHIFT   16
 
#define _GPIO_USART_RXROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_USART_RXROUTE_PORT_MASK   0x3UL
 
#define _GPIO_USART_RXROUTE_PORT_SHIFT   0
 
#define _GPIO_USART_RXROUTE_RESETVALUE   0x00000000UL
 
#define _GPIO_USART_TXROUTE_MASK   0x000F0003UL
 
#define _GPIO_USART_TXROUTE_PIN_DEFAULT   0x00000000UL
 
#define _GPIO_USART_TXROUTE_PIN_MASK   0xF0000UL
 
#define _GPIO_USART_TXROUTE_PIN_SHIFT   16
 
#define _GPIO_USART_TXROUTE_PORT_DEFAULT   0x00000000UL
 
#define _GPIO_USART_TXROUTE_PORT_MASK   0x3UL
 
#define _GPIO_USART_TXROUTE_PORT_SHIFT   0
 
#define _GPIO_USART_TXROUTE_RESETVALUE   0x00000000UL
 
#define GPIO_ABUSALLOC_AEVEN0_ACMP0   (_GPIO_ABUSALLOC_AEVEN0_ACMP0 << 0)
 
#define GPIO_ABUSALLOC_AEVEN0_ACMP1   (_GPIO_ABUSALLOC_AEVEN0_ACMP1 << 0)
 
#define GPIO_ABUSALLOC_AEVEN0_ADC0   (_GPIO_ABUSALLOC_AEVEN0_ADC0 << 0)
 
#define GPIO_ABUSALLOC_AEVEN0_DEBUG   (_GPIO_ABUSALLOC_AEVEN0_DEBUG << 0)
 
#define GPIO_ABUSALLOC_AEVEN0_DEFAULT   (_GPIO_ABUSALLOC_AEVEN0_DEFAULT << 0)
 
#define GPIO_ABUSALLOC_AEVEN0_DIAGA   (_GPIO_ABUSALLOC_AEVEN0_DIAGA << 0)
 
#define GPIO_ABUSALLOC_AEVEN0_TRISTATE   (_GPIO_ABUSALLOC_AEVEN0_TRISTATE << 0)
 
#define GPIO_ABUSALLOC_AEVEN1_ACMP0   (_GPIO_ABUSALLOC_AEVEN1_ACMP0 << 8)
 
#define GPIO_ABUSALLOC_AEVEN1_ACMP1   (_GPIO_ABUSALLOC_AEVEN1_ACMP1 << 8)
 
#define GPIO_ABUSALLOC_AEVEN1_ADC0   (_GPIO_ABUSALLOC_AEVEN1_ADC0 << 8)
 
#define GPIO_ABUSALLOC_AEVEN1_DEBUG   (_GPIO_ABUSALLOC_AEVEN1_DEBUG << 8)
 
#define GPIO_ABUSALLOC_AEVEN1_DEFAULT   (_GPIO_ABUSALLOC_AEVEN1_DEFAULT << 8)
 
#define GPIO_ABUSALLOC_AEVEN1_TRISTATE   (_GPIO_ABUSALLOC_AEVEN1_TRISTATE << 8)
 
#define GPIO_ABUSALLOC_AODD0_ACMP0   (_GPIO_ABUSALLOC_AODD0_ACMP0 << 16)
 
#define GPIO_ABUSALLOC_AODD0_ACMP1   (_GPIO_ABUSALLOC_AODD0_ACMP1 << 16)
 
#define GPIO_ABUSALLOC_AODD0_ADC0   (_GPIO_ABUSALLOC_AODD0_ADC0 << 16)
 
#define GPIO_ABUSALLOC_AODD0_DEBUG   (_GPIO_ABUSALLOC_AODD0_DEBUG << 16)
 
#define GPIO_ABUSALLOC_AODD0_DEFAULT   (_GPIO_ABUSALLOC_AODD0_DEFAULT << 16)
 
#define GPIO_ABUSALLOC_AODD0_DIAGA   (_GPIO_ABUSALLOC_AODD0_DIAGA << 16)
 
#define GPIO_ABUSALLOC_AODD0_TRISTATE   (_GPIO_ABUSALLOC_AODD0_TRISTATE << 16)
 
#define GPIO_ABUSALLOC_AODD1_ACMP0   (_GPIO_ABUSALLOC_AODD1_ACMP0 << 24)
 
#define GPIO_ABUSALLOC_AODD1_ACMP1   (_GPIO_ABUSALLOC_AODD1_ACMP1 << 24)
 
#define GPIO_ABUSALLOC_AODD1_ADC0   (_GPIO_ABUSALLOC_AODD1_ADC0 << 24)
 
#define GPIO_ABUSALLOC_AODD1_DEBUG   (_GPIO_ABUSALLOC_AODD1_DEBUG << 24)
 
#define GPIO_ABUSALLOC_AODD1_DEFAULT   (_GPIO_ABUSALLOC_AODD1_DEFAULT << 24)
 
#define GPIO_ABUSALLOC_AODD1_TRISTATE   (_GPIO_ABUSALLOC_AODD1_TRISTATE << 24)
 
#define GPIO_ACMP_ACMPOUTROUTE_PIN_DEFAULT   (_GPIO_ACMP_ACMPOUTROUTE_PIN_DEFAULT << 16)
 
#define GPIO_ACMP_ACMPOUTROUTE_PORT_DEFAULT   (_GPIO_ACMP_ACMPOUTROUTE_PORT_DEFAULT << 0)
 
#define GPIO_ACMP_ROUTEEN_ACMPOUTPEN   (0x1UL << 0)
 
#define GPIO_ACMP_ROUTEEN_ACMPOUTPEN_DEFAULT   (_GPIO_ACMP_ROUTEEN_ACMPOUTPEN_DEFAULT << 0)
 
#define GPIO_BBUSALLOC_BEVEN0_ACMP0   (_GPIO_BBUSALLOC_BEVEN0_ACMP0 << 0)
 
#define GPIO_BBUSALLOC_BEVEN0_ACMP1   (_GPIO_BBUSALLOC_BEVEN0_ACMP1 << 0)
 
#define GPIO_BBUSALLOC_BEVEN0_ADC0   (_GPIO_BBUSALLOC_BEVEN0_ADC0 << 0)
 
#define GPIO_BBUSALLOC_BEVEN0_DEBUG   (_GPIO_BBUSALLOC_BEVEN0_DEBUG << 0)
 
#define GPIO_BBUSALLOC_BEVEN0_DEFAULT   (_GPIO_BBUSALLOC_BEVEN0_DEFAULT << 0)
 
#define GPIO_BBUSALLOC_BEVEN0_TRISTATE   (_GPIO_BBUSALLOC_BEVEN0_TRISTATE << 0)
 
#define GPIO_BBUSALLOC_BEVEN1_ACMP0   (_GPIO_BBUSALLOC_BEVEN1_ACMP0 << 8)
 
#define GPIO_BBUSALLOC_BEVEN1_ACMP1   (_GPIO_BBUSALLOC_BEVEN1_ACMP1 << 8)
 
#define GPIO_BBUSALLOC_BEVEN1_ADC0   (_GPIO_BBUSALLOC_BEVEN1_ADC0 << 8)
 
#define GPIO_BBUSALLOC_BEVEN1_DEBUG   (_GPIO_BBUSALLOC_BEVEN1_DEBUG << 8)
 
#define GPIO_BBUSALLOC_BEVEN1_DEFAULT   (_GPIO_BBUSALLOC_BEVEN1_DEFAULT << 8)
 
#define GPIO_BBUSALLOC_BEVEN1_TRISTATE   (_GPIO_BBUSALLOC_BEVEN1_TRISTATE << 8)
 
#define GPIO_BBUSALLOC_BODD0_ACMP0   (_GPIO_BBUSALLOC_BODD0_ACMP0 << 16)
 
#define GPIO_BBUSALLOC_BODD0_ACMP1   (_GPIO_BBUSALLOC_BODD0_ACMP1 << 16)
 
#define GPIO_BBUSALLOC_BODD0_ADC0   (_GPIO_BBUSALLOC_BODD0_ADC0 << 16)
 
#define GPIO_BBUSALLOC_BODD0_DEBUG   (_GPIO_BBUSALLOC_BODD0_DEBUG << 16)
 
#define GPIO_BBUSALLOC_BODD0_DEFAULT   (_GPIO_BBUSALLOC_BODD0_DEFAULT << 16)
 
#define GPIO_BBUSALLOC_BODD0_TRISTATE   (_GPIO_BBUSALLOC_BODD0_TRISTATE << 16)
 
#define GPIO_BBUSALLOC_BODD1_ACMP0   (_GPIO_BBUSALLOC_BODD1_ACMP0 << 24)
 
#define GPIO_BBUSALLOC_BODD1_ACMP1   (_GPIO_BBUSALLOC_BODD1_ACMP1 << 24)
 
#define GPIO_BBUSALLOC_BODD1_ADC0   (_GPIO_BBUSALLOC_BODD1_ADC0 << 24)
 
#define GPIO_BBUSALLOC_BODD1_DEBUG   (_GPIO_BBUSALLOC_BODD1_DEBUG << 24)
 
#define GPIO_BBUSALLOC_BODD1_DEFAULT   (_GPIO_BBUSALLOC_BODD1_DEFAULT << 24)
 
#define GPIO_BBUSALLOC_BODD1_TRISTATE   (_GPIO_BBUSALLOC_BODD1_TRISTATE << 24)
 
#define GPIO_CDBUSALLOC_CDEVEN0_ACMP0   (_GPIO_CDBUSALLOC_CDEVEN0_ACMP0 << 0)
 
#define GPIO_CDBUSALLOC_CDEVEN0_ACMP1   (_GPIO_CDBUSALLOC_CDEVEN0_ACMP1 << 0)
 
#define GPIO_CDBUSALLOC_CDEVEN0_ADC0   (_GPIO_CDBUSALLOC_CDEVEN0_ADC0 << 0)
 
#define GPIO_CDBUSALLOC_CDEVEN0_DEBUG   (_GPIO_CDBUSALLOC_CDEVEN0_DEBUG << 0)
 
#define GPIO_CDBUSALLOC_CDEVEN0_DEFAULT   (_GPIO_CDBUSALLOC_CDEVEN0_DEFAULT << 0)
 
#define GPIO_CDBUSALLOC_CDEVEN0_EFUSE   (_GPIO_CDBUSALLOC_CDEVEN0_EFUSE << 0)
 
#define GPIO_CDBUSALLOC_CDEVEN0_PMON   (_GPIO_CDBUSALLOC_CDEVEN0_PMON << 0)
 
#define GPIO_CDBUSALLOC_CDEVEN0_TRISTATE   (_GPIO_CDBUSALLOC_CDEVEN0_TRISTATE << 0)
 
#define GPIO_CDBUSALLOC_CDEVEN1_ACMP0   (_GPIO_CDBUSALLOC_CDEVEN1_ACMP0 << 8)
 
#define GPIO_CDBUSALLOC_CDEVEN1_ACMP1   (_GPIO_CDBUSALLOC_CDEVEN1_ACMP1 << 8)
 
#define GPIO_CDBUSALLOC_CDEVEN1_ADC0   (_GPIO_CDBUSALLOC_CDEVEN1_ADC0 << 8)
 
#define GPIO_CDBUSALLOC_CDEVEN1_DEBUG   (_GPIO_CDBUSALLOC_CDEVEN1_DEBUG << 8)
 
#define GPIO_CDBUSALLOC_CDEVEN1_DEFAULT   (_GPIO_CDBUSALLOC_CDEVEN1_DEFAULT << 8)
 
#define GPIO_CDBUSALLOC_CDEVEN1_TRISTATE   (_GPIO_CDBUSALLOC_CDEVEN1_TRISTATE << 8)
 
#define GPIO_CDBUSALLOC_CDODD0_ACMP0   (_GPIO_CDBUSALLOC_CDODD0_ACMP0 << 16)
 
#define GPIO_CDBUSALLOC_CDODD0_ACMP1   (_GPIO_CDBUSALLOC_CDODD0_ACMP1 << 16)
 
#define GPIO_CDBUSALLOC_CDODD0_ADC0   (_GPIO_CDBUSALLOC_CDODD0_ADC0 << 16)
 
#define GPIO_CDBUSALLOC_CDODD0_DEBUG   (_GPIO_CDBUSALLOC_CDODD0_DEBUG << 16)
 
#define GPIO_CDBUSALLOC_CDODD0_DEFAULT   (_GPIO_CDBUSALLOC_CDODD0_DEFAULT << 16)
 
#define GPIO_CDBUSALLOC_CDODD0_PMON   (_GPIO_CDBUSALLOC_CDODD0_PMON << 16)
 
#define GPIO_CDBUSALLOC_CDODD0_TRISTATE   (_GPIO_CDBUSALLOC_CDODD0_TRISTATE << 16)
 
#define GPIO_CDBUSALLOC_CDODD1_ACMP0   (_GPIO_CDBUSALLOC_CDODD1_ACMP0 << 24)
 
#define GPIO_CDBUSALLOC_CDODD1_ACMP1   (_GPIO_CDBUSALLOC_CDODD1_ACMP1 << 24)
 
#define GPIO_CDBUSALLOC_CDODD1_ADC0   (_GPIO_CDBUSALLOC_CDODD1_ADC0 << 24)
 
#define GPIO_CDBUSALLOC_CDODD1_DEBUG   (_GPIO_CDBUSALLOC_CDODD1_DEBUG << 24)
 
#define GPIO_CDBUSALLOC_CDODD1_DEFAULT   (_GPIO_CDBUSALLOC_CDODD1_DEFAULT << 24)
 
#define GPIO_CDBUSALLOC_CDODD1_TRISTATE   (_GPIO_CDBUSALLOC_CDODD1_TRISTATE << 24)
 
#define GPIO_CMU_CLKIN0ROUTE_PIN_DEFAULT   (_GPIO_CMU_CLKIN0ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_CMU_CLKIN0ROUTE_PORT_DEFAULT   (_GPIO_CMU_CLKIN0ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_CMU_CLKOUT0ROUTE_PIN_DEFAULT   (_GPIO_CMU_CLKOUT0ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_CMU_CLKOUT0ROUTE_PORT_DEFAULT   (_GPIO_CMU_CLKOUT0ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_CMU_CLKOUT1ROUTE_PIN_DEFAULT   (_GPIO_CMU_CLKOUT1ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_CMU_CLKOUT1ROUTE_PORT_DEFAULT   (_GPIO_CMU_CLKOUT1ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_CMU_CLKOUT2ROUTE_PIN_DEFAULT   (_GPIO_CMU_CLKOUT2ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_CMU_CLKOUT2ROUTE_PORT_DEFAULT   (_GPIO_CMU_CLKOUT2ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_CMU_ROUTEEN_CLKOUT0PEN   (0x1UL << 0)
 
#define GPIO_CMU_ROUTEEN_CLKOUT0PEN_DEFAULT   (_GPIO_CMU_ROUTEEN_CLKOUT0PEN_DEFAULT << 0)
 
#define GPIO_CMU_ROUTEEN_CLKOUT1PEN   (0x1UL << 1)
 
#define GPIO_CMU_ROUTEEN_CLKOUT1PEN_DEFAULT   (_GPIO_CMU_ROUTEEN_CLKOUT1PEN_DEFAULT << 1)
 
#define GPIO_CMU_ROUTEEN_CLKOUT2PEN   (0x1UL << 2)
 
#define GPIO_CMU_ROUTEEN_CLKOUT2PEN_DEFAULT   (_GPIO_CMU_ROUTEEN_CLKOUT2PEN_DEFAULT << 2)
 
#define GPIO_DBGROUTEPEN_SWCLKTCKPEN   (0x1UL << 0)
 
#define GPIO_DBGROUTEPEN_SWCLKTCKPEN_DEFAULT   (_GPIO_DBGROUTEPEN_SWCLKTCKPEN_DEFAULT << 0)
 
#define GPIO_DBGROUTEPEN_SWDIOTMSPEN   (0x1UL << 1)
 
#define GPIO_DBGROUTEPEN_SWDIOTMSPEN_DEFAULT   (_GPIO_DBGROUTEPEN_SWDIOTMSPEN_DEFAULT << 1)
 
#define GPIO_DBGROUTEPEN_TDIPEN   (0x1UL << 3)
 
#define GPIO_DBGROUTEPEN_TDIPEN_DEFAULT   (_GPIO_DBGROUTEPEN_TDIPEN_DEFAULT << 3)
 
#define GPIO_DBGROUTEPEN_TDOPEN   (0x1UL << 2)
 
#define GPIO_DBGROUTEPEN_TDOPEN_DEFAULT   (_GPIO_DBGROUTEPEN_TDOPEN_DEFAULT << 2)
 
#define GPIO_EM4WUEN_EM4WUEN_DEFAULT   (_GPIO_EM4WUEN_EM4WUEN_DEFAULT << 16)
 
#define GPIO_EM4WUPOL_EM4WUPOL_DEFAULT   (_GPIO_EM4WUPOL_EM4WUPOL_DEFAULT << 16)
 
#define GPIO_EXTIFALL_EXTIFALL_DEFAULT   (_GPIO_EXTIFALL_EXTIFALL_DEFAULT << 0)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL0_DEFAULT   (_GPIO_EXTIPINSELL_EXTIPINSEL0_DEFAULT << 0)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET0   (_GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET0 << 0)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET1   (_GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET1 << 0)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET2   (_GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET2 << 0)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET3   (_GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET3 << 0)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL1_DEFAULT   (_GPIO_EXTIPINSELL_EXTIPINSEL1_DEFAULT << 4)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET0   (_GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET0 << 4)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET1   (_GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET1 << 4)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET2   (_GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET2 << 4)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET3   (_GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET3 << 4)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL2_DEFAULT   (_GPIO_EXTIPINSELL_EXTIPINSEL2_DEFAULT << 8)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET0   (_GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET0 << 8)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET1   (_GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET1 << 8)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET2   (_GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET2 << 8)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET3   (_GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET3 << 8)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL3_DEFAULT   (_GPIO_EXTIPINSELL_EXTIPINSEL3_DEFAULT << 12)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET0   (_GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET0 << 12)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET1   (_GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET1 << 12)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET2   (_GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET2 << 12)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET3   (_GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET3 << 12)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL4_DEFAULT   (_GPIO_EXTIPINSELL_EXTIPINSEL4_DEFAULT << 16)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET0   (_GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET0 << 16)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET1   (_GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET1 << 16)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET2   (_GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET2 << 16)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET3   (_GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET3 << 16)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL5_DEFAULT   (_GPIO_EXTIPINSELL_EXTIPINSEL5_DEFAULT << 20)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET0   (_GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET0 << 20)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET1   (_GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET1 << 20)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET2   (_GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET2 << 20)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET3   (_GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET3 << 20)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL6_DEFAULT   (_GPIO_EXTIPINSELL_EXTIPINSEL6_DEFAULT << 24)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET0   (_GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET0 << 24)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET1   (_GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET1 << 24)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET2   (_GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET2 << 24)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET3   (_GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET3 << 24)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL7_DEFAULT   (_GPIO_EXTIPINSELL_EXTIPINSEL7_DEFAULT << 28)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET0   (_GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET0 << 28)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET1   (_GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET1 << 28)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET2   (_GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET2 << 28)
 
#define GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET3   (_GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET3 << 28)
 
#define GPIO_EXTIPSELL_EXTIPSEL0_DEFAULT   (_GPIO_EXTIPSELL_EXTIPSEL0_DEFAULT << 0)
 
#define GPIO_EXTIPSELL_EXTIPSEL0_PORTA   (_GPIO_EXTIPSELL_EXTIPSEL0_PORTA << 0)
 
#define GPIO_EXTIPSELL_EXTIPSEL0_PORTB   (_GPIO_EXTIPSELL_EXTIPSEL0_PORTB << 0)
 
#define GPIO_EXTIPSELL_EXTIPSEL0_PORTC   (_GPIO_EXTIPSELL_EXTIPSEL0_PORTC << 0)
 
#define GPIO_EXTIPSELL_EXTIPSEL0_PORTD   (_GPIO_EXTIPSELL_EXTIPSEL0_PORTD << 0)
 
#define GPIO_EXTIPSELL_EXTIPSEL1_DEFAULT   (_GPIO_EXTIPSELL_EXTIPSEL1_DEFAULT << 4)
 
#define GPIO_EXTIPSELL_EXTIPSEL1_PORTA   (_GPIO_EXTIPSELL_EXTIPSEL1_PORTA << 4)
 
#define GPIO_EXTIPSELL_EXTIPSEL1_PORTB   (_GPIO_EXTIPSELL_EXTIPSEL1_PORTB << 4)
 
#define GPIO_EXTIPSELL_EXTIPSEL1_PORTC   (_GPIO_EXTIPSELL_EXTIPSEL1_PORTC << 4)
 
#define GPIO_EXTIPSELL_EXTIPSEL1_PORTD   (_GPIO_EXTIPSELL_EXTIPSEL1_PORTD << 4)
 
#define GPIO_EXTIPSELL_EXTIPSEL2_DEFAULT   (_GPIO_EXTIPSELL_EXTIPSEL2_DEFAULT << 8)
 
#define GPIO_EXTIPSELL_EXTIPSEL2_PORTA   (_GPIO_EXTIPSELL_EXTIPSEL2_PORTA << 8)
 
#define GPIO_EXTIPSELL_EXTIPSEL2_PORTB   (_GPIO_EXTIPSELL_EXTIPSEL2_PORTB << 8)
 
#define GPIO_EXTIPSELL_EXTIPSEL2_PORTC   (_GPIO_EXTIPSELL_EXTIPSEL2_PORTC << 8)
 
#define GPIO_EXTIPSELL_EXTIPSEL2_PORTD   (_GPIO_EXTIPSELL_EXTIPSEL2_PORTD << 8)
 
#define GPIO_EXTIPSELL_EXTIPSEL3_DEFAULT   (_GPIO_EXTIPSELL_EXTIPSEL3_DEFAULT << 12)
 
#define GPIO_EXTIPSELL_EXTIPSEL3_PORTA   (_GPIO_EXTIPSELL_EXTIPSEL3_PORTA << 12)
 
#define GPIO_EXTIPSELL_EXTIPSEL3_PORTB   (_GPIO_EXTIPSELL_EXTIPSEL3_PORTB << 12)
 
#define GPIO_EXTIPSELL_EXTIPSEL3_PORTC   (_GPIO_EXTIPSELL_EXTIPSEL3_PORTC << 12)
 
#define GPIO_EXTIPSELL_EXTIPSEL3_PORTD   (_GPIO_EXTIPSELL_EXTIPSEL3_PORTD << 12)
 
#define GPIO_EXTIPSELL_EXTIPSEL4_DEFAULT   (_GPIO_EXTIPSELL_EXTIPSEL4_DEFAULT << 16)
 
#define GPIO_EXTIPSELL_EXTIPSEL4_PORTA   (_GPIO_EXTIPSELL_EXTIPSEL4_PORTA << 16)
 
#define GPIO_EXTIPSELL_EXTIPSEL4_PORTB   (_GPIO_EXTIPSELL_EXTIPSEL4_PORTB << 16)
 
#define GPIO_EXTIPSELL_EXTIPSEL4_PORTC   (_GPIO_EXTIPSELL_EXTIPSEL4_PORTC << 16)
 
#define GPIO_EXTIPSELL_EXTIPSEL4_PORTD   (_GPIO_EXTIPSELL_EXTIPSEL4_PORTD << 16)
 
#define GPIO_EXTIPSELL_EXTIPSEL5_DEFAULT   (_GPIO_EXTIPSELL_EXTIPSEL5_DEFAULT << 20)
 
#define GPIO_EXTIPSELL_EXTIPSEL5_PORTA   (_GPIO_EXTIPSELL_EXTIPSEL5_PORTA << 20)
 
#define GPIO_EXTIPSELL_EXTIPSEL5_PORTB   (_GPIO_EXTIPSELL_EXTIPSEL5_PORTB << 20)
 
#define GPIO_EXTIPSELL_EXTIPSEL5_PORTC   (_GPIO_EXTIPSELL_EXTIPSEL5_PORTC << 20)
 
#define GPIO_EXTIPSELL_EXTIPSEL5_PORTD   (_GPIO_EXTIPSELL_EXTIPSEL5_PORTD << 20)
 
#define GPIO_EXTIPSELL_EXTIPSEL6_DEFAULT   (_GPIO_EXTIPSELL_EXTIPSEL6_DEFAULT << 24)
 
#define GPIO_EXTIPSELL_EXTIPSEL6_PORTA   (_GPIO_EXTIPSELL_EXTIPSEL6_PORTA << 24)
 
#define GPIO_EXTIPSELL_EXTIPSEL6_PORTB   (_GPIO_EXTIPSELL_EXTIPSEL6_PORTB << 24)
 
#define GPIO_EXTIPSELL_EXTIPSEL6_PORTC   (_GPIO_EXTIPSELL_EXTIPSEL6_PORTC << 24)
 
#define GPIO_EXTIPSELL_EXTIPSEL6_PORTD   (_GPIO_EXTIPSELL_EXTIPSEL6_PORTD << 24)
 
#define GPIO_EXTIPSELL_EXTIPSEL7_DEFAULT   (_GPIO_EXTIPSELL_EXTIPSEL7_DEFAULT << 28)
 
#define GPIO_EXTIPSELL_EXTIPSEL7_PORTA   (_GPIO_EXTIPSELL_EXTIPSEL7_PORTA << 28)
 
#define GPIO_EXTIPSELL_EXTIPSEL7_PORTB   (_GPIO_EXTIPSELL_EXTIPSEL7_PORTB << 28)
 
#define GPIO_EXTIPSELL_EXTIPSEL7_PORTC   (_GPIO_EXTIPSELL_EXTIPSEL7_PORTC << 28)
 
#define GPIO_EXTIPSELL_EXTIPSEL7_PORTD   (_GPIO_EXTIPSELL_EXTIPSEL7_PORTD << 28)
 
#define GPIO_EXTIRISE_EXTIRISE_DEFAULT   (_GPIO_EXTIRISE_EXTIRISE_DEFAULT << 0)
 
#define GPIO_FRC_DCLKROUTE_PIN_DEFAULT   (_GPIO_FRC_DCLKROUTE_PIN_DEFAULT << 16)
 
#define GPIO_FRC_DCLKROUTE_PORT_DEFAULT   (_GPIO_FRC_DCLKROUTE_PORT_DEFAULT << 0)
 
#define GPIO_FRC_DFRAMEROUTE_PIN_DEFAULT   (_GPIO_FRC_DFRAMEROUTE_PIN_DEFAULT << 16)
 
#define GPIO_FRC_DFRAMEROUTE_PORT_DEFAULT   (_GPIO_FRC_DFRAMEROUTE_PORT_DEFAULT << 0)
 
#define GPIO_FRC_DOUTROUTE_PIN_DEFAULT   (_GPIO_FRC_DOUTROUTE_PIN_DEFAULT << 16)
 
#define GPIO_FRC_DOUTROUTE_PORT_DEFAULT   (_GPIO_FRC_DOUTROUTE_PORT_DEFAULT << 0)
 
#define GPIO_FRC_ROUTEEN_DCLKPEN   (0x1UL << 0)
 
#define GPIO_FRC_ROUTEEN_DCLKPEN_DEFAULT   (_GPIO_FRC_ROUTEEN_DCLKPEN_DEFAULT << 0)
 
#define GPIO_FRC_ROUTEEN_DFRAMEPEN   (0x1UL << 1)
 
#define GPIO_FRC_ROUTEEN_DFRAMEPEN_DEFAULT   (_GPIO_FRC_ROUTEEN_DFRAMEPEN_DEFAULT << 1)
 
#define GPIO_FRC_ROUTEEN_DOUTPEN   (0x1UL << 2)
 
#define GPIO_FRC_ROUTEEN_DOUTPEN_DEFAULT   (_GPIO_FRC_ROUTEEN_DOUTPEN_DEFAULT << 2)
 
#define GPIO_GPIOLOCKSTATUS_LOCK   (0x1UL << 0)
 
#define GPIO_GPIOLOCKSTATUS_LOCK_DEFAULT   (_GPIO_GPIOLOCKSTATUS_LOCK_DEFAULT << 0)
 
#define GPIO_GPIOLOCKSTATUS_LOCK_LOCKED   (_GPIO_GPIOLOCKSTATUS_LOCK_LOCKED << 0)
 
#define GPIO_GPIOLOCKSTATUS_LOCK_UNLOCKED   (_GPIO_GPIOLOCKSTATUS_LOCK_UNLOCKED << 0)
 
#define GPIO_I2C_ROUTEEN_SCLPEN   (0x1UL << 0)
 
#define GPIO_I2C_ROUTEEN_SCLPEN_DEFAULT   (_GPIO_I2C_ROUTEEN_SCLPEN_DEFAULT << 0)
 
#define GPIO_I2C_ROUTEEN_SDAPEN   (0x1UL << 1)
 
#define GPIO_I2C_ROUTEEN_SDAPEN_DEFAULT   (_GPIO_I2C_ROUTEEN_SDAPEN_DEFAULT << 1)
 
#define GPIO_I2C_SCLROUTE_PIN_DEFAULT   (_GPIO_I2C_SCLROUTE_PIN_DEFAULT << 16)
 
#define GPIO_I2C_SCLROUTE_PORT_DEFAULT   (_GPIO_I2C_SCLROUTE_PORT_DEFAULT << 0)
 
#define GPIO_I2C_SDAROUTE_PIN_DEFAULT   (_GPIO_I2C_SDAROUTE_PIN_DEFAULT << 16)
 
#define GPIO_I2C_SDAROUTE_PORT_DEFAULT   (_GPIO_I2C_SDAROUTE_PORT_DEFAULT << 0)
 
#define GPIO_IEN_EM4WUIEN_DEFAULT   (_GPIO_IEN_EM4WUIEN_DEFAULT << 16)
 
#define GPIO_IEN_EXTIEN_DEFAULT   (_GPIO_IEN_EXTIEN_DEFAULT << 0)
 
#define GPIO_IF_EM4WU_DEFAULT   (_GPIO_IF_EM4WU_DEFAULT << 16)
 
#define GPIO_IF_EXT_DEFAULT   (_GPIO_IF_EXT_DEFAULT << 0)
 
#define GPIO_LETIMER_OUT0ROUTE_PIN_DEFAULT   (_GPIO_LETIMER_OUT0ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_LETIMER_OUT0ROUTE_PORT_DEFAULT   (_GPIO_LETIMER_OUT0ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_LETIMER_OUT1ROUTE_PIN_DEFAULT   (_GPIO_LETIMER_OUT1ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_LETIMER_OUT1ROUTE_PORT_DEFAULT   (_GPIO_LETIMER_OUT1ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_LETIMER_ROUTEEN_OUT0PEN   (0x1UL << 0)
 
#define GPIO_LETIMER_ROUTEEN_OUT0PEN_DEFAULT   (_GPIO_LETIMER_ROUTEEN_OUT0PEN_DEFAULT << 0)
 
#define GPIO_LETIMER_ROUTEEN_OUT1PEN   (0x1UL << 1)
 
#define GPIO_LETIMER_ROUTEEN_OUT1PEN_DEFAULT   (_GPIO_LETIMER_ROUTEEN_OUT1PEN_DEFAULT << 1)
 
#define GPIO_LOCK_LOCKKEY_DEFAULT   (_GPIO_LOCK_LOCKKEY_DEFAULT << 0)
 
#define GPIO_LOCK_LOCKKEY_UNLOCK   (_GPIO_LOCK_LOCKKEY_UNLOCK << 0)
 
#define GPIO_MODEM_ANT0ROUTE_PIN_DEFAULT   (_GPIO_MODEM_ANT0ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_MODEM_ANT0ROUTE_PORT_DEFAULT   (_GPIO_MODEM_ANT0ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_MODEM_ANT1ROUTE_PIN_DEFAULT   (_GPIO_MODEM_ANT1ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_MODEM_ANT1ROUTE_PORT_DEFAULT   (_GPIO_MODEM_ANT1ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_MODEM_DCLKROUTE_PIN_DEFAULT   (_GPIO_MODEM_DCLKROUTE_PIN_DEFAULT << 16)
 
#define GPIO_MODEM_DCLKROUTE_PORT_DEFAULT   (_GPIO_MODEM_DCLKROUTE_PORT_DEFAULT << 0)
 
#define GPIO_MODEM_DINROUTE_PIN_DEFAULT   (_GPIO_MODEM_DINROUTE_PIN_DEFAULT << 16)
 
#define GPIO_MODEM_DINROUTE_PORT_DEFAULT   (_GPIO_MODEM_DINROUTE_PORT_DEFAULT << 0)
 
#define GPIO_MODEM_DOUTROUTE_PIN_DEFAULT   (_GPIO_MODEM_DOUTROUTE_PIN_DEFAULT << 16)
 
#define GPIO_MODEM_DOUTROUTE_PORT_DEFAULT   (_GPIO_MODEM_DOUTROUTE_PORT_DEFAULT << 0)
 
#define GPIO_MODEM_ROUTEEN_ANT0PEN   (0x1UL << 0)
 
#define GPIO_MODEM_ROUTEEN_ANT0PEN_DEFAULT   (_GPIO_MODEM_ROUTEEN_ANT0PEN_DEFAULT << 0)
 
#define GPIO_MODEM_ROUTEEN_ANT1PEN   (0x1UL << 1)
 
#define GPIO_MODEM_ROUTEEN_ANT1PEN_DEFAULT   (_GPIO_MODEM_ROUTEEN_ANT1PEN_DEFAULT << 1)
 
#define GPIO_MODEM_ROUTEEN_DCLKPEN   (0x1UL << 2)
 
#define GPIO_MODEM_ROUTEEN_DCLKPEN_DEFAULT   (_GPIO_MODEM_ROUTEEN_DCLKPEN_DEFAULT << 2)
 
#define GPIO_MODEM_ROUTEEN_DOUTPEN   (0x1UL << 3)
 
#define GPIO_MODEM_ROUTEEN_DOUTPEN_DEFAULT   (_GPIO_MODEM_ROUTEEN_DOUTPEN_DEFAULT << 3)
 
#define GPIO_P_CTRL_DINDIS   (0x1UL << 12)
 
#define GPIO_P_CTRL_DINDIS_DEFAULT   (_GPIO_P_CTRL_DINDIS_DEFAULT << 12)
 
#define GPIO_P_CTRL_DINDISALT   (0x1UL << 28)
 
#define GPIO_P_CTRL_DINDISALT_DEFAULT   (_GPIO_P_CTRL_DINDISALT_DEFAULT << 28)
 
#define GPIO_P_CTRL_SLEWRATE_DEFAULT   (_GPIO_P_CTRL_SLEWRATE_DEFAULT << 4)
 
#define GPIO_P_CTRL_SLEWRATEALT_DEFAULT   (_GPIO_P_CTRL_SLEWRATEALT_DEFAULT << 20)
 
#define GPIO_P_DIN_DIN_DEFAULT   (_GPIO_P_DIN_DIN_DEFAULT << 0)
 
#define GPIO_P_DOUT_DOUT_DEFAULT   (_GPIO_P_DOUT_DOUT_DEFAULT << 0)
 
#define GPIO_P_MODEL_MODE0_DEFAULT   (_GPIO_P_MODEL_MODE0_DEFAULT << 0)
 
#define GPIO_P_MODEL_MODE0_DISABLED   (_GPIO_P_MODEL_MODE0_DISABLED << 0)
 
#define GPIO_P_MODEL_MODE0_INPUT   (_GPIO_P_MODEL_MODE0_INPUT << 0)
 
#define GPIO_P_MODEL_MODE0_INPUTPULL   (_GPIO_P_MODEL_MODE0_INPUTPULL << 0)
 
#define GPIO_P_MODEL_MODE0_INPUTPULLFILTER   (_GPIO_P_MODEL_MODE0_INPUTPULLFILTER << 0)
 
#define GPIO_P_MODEL_MODE0_PUSHPULL   (_GPIO_P_MODEL_MODE0_PUSHPULL << 0)
 
#define GPIO_P_MODEL_MODE0_PUSHPULLALT   (_GPIO_P_MODEL_MODE0_PUSHPULLALT << 0)
 
#define GPIO_P_MODEL_MODE0_WIREDAND   (_GPIO_P_MODEL_MODE0_WIREDAND << 0)
 
#define GPIO_P_MODEL_MODE0_WIREDANDALT   (_GPIO_P_MODEL_MODE0_WIREDANDALT << 0)
 
#define GPIO_P_MODEL_MODE0_WIREDANDALTFILTER   (_GPIO_P_MODEL_MODE0_WIREDANDALTFILTER << 0)
 
#define GPIO_P_MODEL_MODE0_WIREDANDALTPULLUP   (_GPIO_P_MODEL_MODE0_WIREDANDALTPULLUP << 0)
 
#define GPIO_P_MODEL_MODE0_WIREDANDALTPULLUPFILTER   (_GPIO_P_MODEL_MODE0_WIREDANDALTPULLUPFILTER << 0)
 
#define GPIO_P_MODEL_MODE0_WIREDANDFILTER   (_GPIO_P_MODEL_MODE0_WIREDANDFILTER << 0)
 
#define GPIO_P_MODEL_MODE0_WIREDANDPULLUP   (_GPIO_P_MODEL_MODE0_WIREDANDPULLUP << 0)
 
#define GPIO_P_MODEL_MODE0_WIREDANDPULLUPFILTER   (_GPIO_P_MODEL_MODE0_WIREDANDPULLUPFILTER << 0)
 
#define GPIO_P_MODEL_MODE0_WIREDOR   (_GPIO_P_MODEL_MODE0_WIREDOR << 0)
 
#define GPIO_P_MODEL_MODE0_WIREDORPULLDOWN   (_GPIO_P_MODEL_MODE0_WIREDORPULLDOWN << 0)
 
#define GPIO_P_MODEL_MODE1_DEFAULT   (_GPIO_P_MODEL_MODE1_DEFAULT << 4)
 
#define GPIO_P_MODEL_MODE1_DISABLED   (_GPIO_P_MODEL_MODE1_DISABLED << 4)
 
#define GPIO_P_MODEL_MODE1_INPUT   (_GPIO_P_MODEL_MODE1_INPUT << 4)
 
#define GPIO_P_MODEL_MODE1_INPUTPULL   (_GPIO_P_MODEL_MODE1_INPUTPULL << 4)
 
#define GPIO_P_MODEL_MODE1_INPUTPULLFILTER   (_GPIO_P_MODEL_MODE1_INPUTPULLFILTER << 4)
 
#define GPIO_P_MODEL_MODE1_PUSHPULL   (_GPIO_P_MODEL_MODE1_PUSHPULL << 4)
 
#define GPIO_P_MODEL_MODE1_PUSHPULLALT   (_GPIO_P_MODEL_MODE1_PUSHPULLALT << 4)
 
#define GPIO_P_MODEL_MODE1_WIREDAND   (_GPIO_P_MODEL_MODE1_WIREDAND << 4)
 
#define GPIO_P_MODEL_MODE1_WIREDANDALT   (_GPIO_P_MODEL_MODE1_WIREDANDALT << 4)
 
#define GPIO_P_MODEL_MODE1_WIREDANDALTFILTER   (_GPIO_P_MODEL_MODE1_WIREDANDALTFILTER << 4)
 
#define GPIO_P_MODEL_MODE1_WIREDANDALTPULLUP   (_GPIO_P_MODEL_MODE1_WIREDANDALTPULLUP << 4)
 
#define GPIO_P_MODEL_MODE1_WIREDANDALTPULLUPFILTER   (_GPIO_P_MODEL_MODE1_WIREDANDALTPULLUPFILTER << 4)
 
#define GPIO_P_MODEL_MODE1_WIREDANDFILTER   (_GPIO_P_MODEL_MODE1_WIREDANDFILTER << 4)
 
#define GPIO_P_MODEL_MODE1_WIREDANDPULLUP   (_GPIO_P_MODEL_MODE1_WIREDANDPULLUP << 4)
 
#define GPIO_P_MODEL_MODE1_WIREDANDPULLUPFILTER   (_GPIO_P_MODEL_MODE1_WIREDANDPULLUPFILTER << 4)
 
#define GPIO_P_MODEL_MODE1_WIREDOR   (_GPIO_P_MODEL_MODE1_WIREDOR << 4)
 
#define GPIO_P_MODEL_MODE1_WIREDORPULLDOWN   (_GPIO_P_MODEL_MODE1_WIREDORPULLDOWN << 4)
 
#define GPIO_P_MODEL_MODE2_DEFAULT   (_GPIO_P_MODEL_MODE2_DEFAULT << 8)
 
#define GPIO_P_MODEL_MODE2_DISABLED   (_GPIO_P_MODEL_MODE2_DISABLED << 8)
 
#define GPIO_P_MODEL_MODE2_INPUT   (_GPIO_P_MODEL_MODE2_INPUT << 8)
 
#define GPIO_P_MODEL_MODE2_INPUTPULL   (_GPIO_P_MODEL_MODE2_INPUTPULL << 8)
 
#define GPIO_P_MODEL_MODE2_INPUTPULLFILTER   (_GPIO_P_MODEL_MODE2_INPUTPULLFILTER << 8)
 
#define GPIO_P_MODEL_MODE2_PUSHPULL   (_GPIO_P_MODEL_MODE2_PUSHPULL << 8)
 
#define GPIO_P_MODEL_MODE2_PUSHPULLALT   (_GPIO_P_MODEL_MODE2_PUSHPULLALT << 8)
 
#define GPIO_P_MODEL_MODE2_WIREDAND   (_GPIO_P_MODEL_MODE2_WIREDAND << 8)
 
#define GPIO_P_MODEL_MODE2_WIREDANDALT   (_GPIO_P_MODEL_MODE2_WIREDANDALT << 8)
 
#define GPIO_P_MODEL_MODE2_WIREDANDALTFILTER   (_GPIO_P_MODEL_MODE2_WIREDANDALTFILTER << 8)
 
#define GPIO_P_MODEL_MODE2_WIREDANDALTPULLUP   (_GPIO_P_MODEL_MODE2_WIREDANDALTPULLUP << 8)
 
#define GPIO_P_MODEL_MODE2_WIREDANDALTPULLUPFILTER   (_GPIO_P_MODEL_MODE2_WIREDANDALTPULLUPFILTER << 8)
 
#define GPIO_P_MODEL_MODE2_WIREDANDFILTER   (_GPIO_P_MODEL_MODE2_WIREDANDFILTER << 8)
 
#define GPIO_P_MODEL_MODE2_WIREDANDPULLUP   (_GPIO_P_MODEL_MODE2_WIREDANDPULLUP << 8)
 
#define GPIO_P_MODEL_MODE2_WIREDANDPULLUPFILTER   (_GPIO_P_MODEL_MODE2_WIREDANDPULLUPFILTER << 8)
 
#define GPIO_P_MODEL_MODE2_WIREDOR   (_GPIO_P_MODEL_MODE2_WIREDOR << 8)
 
#define GPIO_P_MODEL_MODE2_WIREDORPULLDOWN   (_GPIO_P_MODEL_MODE2_WIREDORPULLDOWN << 8)
 
#define GPIO_P_MODEL_MODE3_DEFAULT   (_GPIO_P_MODEL_MODE3_DEFAULT << 12)
 
#define GPIO_P_MODEL_MODE3_DISABLED   (_GPIO_P_MODEL_MODE3_DISABLED << 12)
 
#define GPIO_P_MODEL_MODE3_INPUT   (_GPIO_P_MODEL_MODE3_INPUT << 12)
 
#define GPIO_P_MODEL_MODE3_INPUTPULL   (_GPIO_P_MODEL_MODE3_INPUTPULL << 12)
 
#define GPIO_P_MODEL_MODE3_INPUTPULLFILTER   (_GPIO_P_MODEL_MODE3_INPUTPULLFILTER << 12)
 
#define GPIO_P_MODEL_MODE3_PUSHPULL   (_GPIO_P_MODEL_MODE3_PUSHPULL << 12)
 
#define GPIO_P_MODEL_MODE3_PUSHPULLALT   (_GPIO_P_MODEL_MODE3_PUSHPULLALT << 12)
 
#define GPIO_P_MODEL_MODE3_WIREDAND   (_GPIO_P_MODEL_MODE3_WIREDAND << 12)
 
#define GPIO_P_MODEL_MODE3_WIREDANDALT   (_GPIO_P_MODEL_MODE3_WIREDANDALT << 12)
 
#define GPIO_P_MODEL_MODE3_WIREDANDALTFILTER   (_GPIO_P_MODEL_MODE3_WIREDANDALTFILTER << 12)
 
#define GPIO_P_MODEL_MODE3_WIREDANDALTPULLUP   (_GPIO_P_MODEL_MODE3_WIREDANDALTPULLUP << 12)
 
#define GPIO_P_MODEL_MODE3_WIREDANDALTPULLUPFILTER   (_GPIO_P_MODEL_MODE3_WIREDANDALTPULLUPFILTER << 12)
 
#define GPIO_P_MODEL_MODE3_WIREDANDFILTER   (_GPIO_P_MODEL_MODE3_WIREDANDFILTER << 12)
 
#define GPIO_P_MODEL_MODE3_WIREDANDPULLUP   (_GPIO_P_MODEL_MODE3_WIREDANDPULLUP << 12)
 
#define GPIO_P_MODEL_MODE3_WIREDANDPULLUPFILTER   (_GPIO_P_MODEL_MODE3_WIREDANDPULLUPFILTER << 12)
 
#define GPIO_P_MODEL_MODE3_WIREDOR   (_GPIO_P_MODEL_MODE3_WIREDOR << 12)
 
#define GPIO_P_MODEL_MODE3_WIREDORPULLDOWN   (_GPIO_P_MODEL_MODE3_WIREDORPULLDOWN << 12)
 
#define GPIO_P_MODEL_MODE4_DEFAULT   (_GPIO_P_MODEL_MODE4_DEFAULT << 16)
 
#define GPIO_P_MODEL_MODE4_DISABLED   (_GPIO_P_MODEL_MODE4_DISABLED << 16)
 
#define GPIO_P_MODEL_MODE4_INPUT   (_GPIO_P_MODEL_MODE4_INPUT << 16)
 
#define GPIO_P_MODEL_MODE4_INPUTPULL   (_GPIO_P_MODEL_MODE4_INPUTPULL << 16)
 
#define GPIO_P_MODEL_MODE4_INPUTPULLFILTER   (_GPIO_P_MODEL_MODE4_INPUTPULLFILTER << 16)
 
#define GPIO_P_MODEL_MODE4_PUSHPULL   (_GPIO_P_MODEL_MODE4_PUSHPULL << 16)
 
#define GPIO_P_MODEL_MODE4_PUSHPULLALT   (_GPIO_P_MODEL_MODE4_PUSHPULLALT << 16)
 
#define GPIO_P_MODEL_MODE4_WIREDAND   (_GPIO_P_MODEL_MODE4_WIREDAND << 16)
 
#define GPIO_P_MODEL_MODE4_WIREDANDALT   (_GPIO_P_MODEL_MODE4_WIREDANDALT << 16)
 
#define GPIO_P_MODEL_MODE4_WIREDANDALTFILTER   (_GPIO_P_MODEL_MODE4_WIREDANDALTFILTER << 16)
 
#define GPIO_P_MODEL_MODE4_WIREDANDALTPULLUP   (_GPIO_P_MODEL_MODE4_WIREDANDALTPULLUP << 16)
 
#define GPIO_P_MODEL_MODE4_WIREDANDALTPULLUPFILTER   (_GPIO_P_MODEL_MODE4_WIREDANDALTPULLUPFILTER << 16)
 
#define GPIO_P_MODEL_MODE4_WIREDANDFILTER   (_GPIO_P_MODEL_MODE4_WIREDANDFILTER << 16)
 
#define GPIO_P_MODEL_MODE4_WIREDANDPULLUP   (_GPIO_P_MODEL_MODE4_WIREDANDPULLUP << 16)
 
#define GPIO_P_MODEL_MODE4_WIREDANDPULLUPFILTER   (_GPIO_P_MODEL_MODE4_WIREDANDPULLUPFILTER << 16)
 
#define GPIO_P_MODEL_MODE4_WIREDOR   (_GPIO_P_MODEL_MODE4_WIREDOR << 16)
 
#define GPIO_P_MODEL_MODE4_WIREDORPULLDOWN   (_GPIO_P_MODEL_MODE4_WIREDORPULLDOWN << 16)
 
#define GPIO_P_MODEL_MODE5_DEFAULT   (_GPIO_P_MODEL_MODE5_DEFAULT << 20)
 
#define GPIO_P_MODEL_MODE5_DISABLED   (_GPIO_P_MODEL_MODE5_DISABLED << 20)
 
#define GPIO_P_MODEL_MODE5_INPUT   (_GPIO_P_MODEL_MODE5_INPUT << 20)
 
#define GPIO_P_MODEL_MODE5_INPUTPULL   (_GPIO_P_MODEL_MODE5_INPUTPULL << 20)
 
#define GPIO_P_MODEL_MODE5_INPUTPULLFILTER   (_GPIO_P_MODEL_MODE5_INPUTPULLFILTER << 20)
 
#define GPIO_P_MODEL_MODE5_PUSHPULL   (_GPIO_P_MODEL_MODE5_PUSHPULL << 20)
 
#define GPIO_P_MODEL_MODE5_PUSHPULLALT   (_GPIO_P_MODEL_MODE5_PUSHPULLALT << 20)
 
#define GPIO_P_MODEL_MODE5_WIREDAND   (_GPIO_P_MODEL_MODE5_WIREDAND << 20)
 
#define GPIO_P_MODEL_MODE5_WIREDANDALT   (_GPIO_P_MODEL_MODE5_WIREDANDALT << 20)
 
#define GPIO_P_MODEL_MODE5_WIREDANDALTFILTER   (_GPIO_P_MODEL_MODE5_WIREDANDALTFILTER << 20)
 
#define GPIO_P_MODEL_MODE5_WIREDANDALTPULLUP   (_GPIO_P_MODEL_MODE5_WIREDANDALTPULLUP << 20)
 
#define GPIO_P_MODEL_MODE5_WIREDANDALTPULLUPFILTER   (_GPIO_P_MODEL_MODE5_WIREDANDALTPULLUPFILTER << 20)
 
#define GPIO_P_MODEL_MODE5_WIREDANDFILTER   (_GPIO_P_MODEL_MODE5_WIREDANDFILTER << 20)
 
#define GPIO_P_MODEL_MODE5_WIREDANDPULLUP   (_GPIO_P_MODEL_MODE5_WIREDANDPULLUP << 20)
 
#define GPIO_P_MODEL_MODE5_WIREDANDPULLUPFILTER   (_GPIO_P_MODEL_MODE5_WIREDANDPULLUPFILTER << 20)
 
#define GPIO_P_MODEL_MODE5_WIREDOR   (_GPIO_P_MODEL_MODE5_WIREDOR << 20)
 
#define GPIO_P_MODEL_MODE5_WIREDORPULLDOWN   (_GPIO_P_MODEL_MODE5_WIREDORPULLDOWN << 20)
 
#define GPIO_P_MODEL_MODE6_DEFAULT   (_GPIO_P_MODEL_MODE6_DEFAULT << 24)
 
#define GPIO_P_MODEL_MODE6_DISABLED   (_GPIO_P_MODEL_MODE6_DISABLED << 24)
 
#define GPIO_P_MODEL_MODE6_INPUT   (_GPIO_P_MODEL_MODE6_INPUT << 24)
 
#define GPIO_P_MODEL_MODE6_INPUTPULL   (_GPIO_P_MODEL_MODE6_INPUTPULL << 24)
 
#define GPIO_P_MODEL_MODE6_INPUTPULLFILTER   (_GPIO_P_MODEL_MODE6_INPUTPULLFILTER << 24)
 
#define GPIO_P_MODEL_MODE6_PUSHPULL   (_GPIO_P_MODEL_MODE6_PUSHPULL << 24)
 
#define GPIO_P_MODEL_MODE6_PUSHPULLALT   (_GPIO_P_MODEL_MODE6_PUSHPULLALT << 24)
 
#define GPIO_P_MODEL_MODE6_WIREDAND   (_GPIO_P_MODEL_MODE6_WIREDAND << 24)
 
#define GPIO_P_MODEL_MODE6_WIREDANDALT   (_GPIO_P_MODEL_MODE6_WIREDANDALT << 24)
 
#define GPIO_P_MODEL_MODE6_WIREDANDALTFILTER   (_GPIO_P_MODEL_MODE6_WIREDANDALTFILTER << 24)
 
#define GPIO_P_MODEL_MODE6_WIREDANDALTPULLUP   (_GPIO_P_MODEL_MODE6_WIREDANDALTPULLUP << 24)
 
#define GPIO_P_MODEL_MODE6_WIREDANDALTPULLUPFILTER   (_GPIO_P_MODEL_MODE6_WIREDANDALTPULLUPFILTER << 24)
 
#define GPIO_P_MODEL_MODE6_WIREDANDFILTER   (_GPIO_P_MODEL_MODE6_WIREDANDFILTER << 24)
 
#define GPIO_P_MODEL_MODE6_WIREDANDPULLUP   (_GPIO_P_MODEL_MODE6_WIREDANDPULLUP << 24)
 
#define GPIO_P_MODEL_MODE6_WIREDANDPULLUPFILTER   (_GPIO_P_MODEL_MODE6_WIREDANDPULLUPFILTER << 24)
 
#define GPIO_P_MODEL_MODE6_WIREDOR   (_GPIO_P_MODEL_MODE6_WIREDOR << 24)
 
#define GPIO_P_MODEL_MODE6_WIREDORPULLDOWN   (_GPIO_P_MODEL_MODE6_WIREDORPULLDOWN << 24)
 
#define GPIO_PORTA   0x00000000UL
 
#define GPIO_PORTB   0x00000001UL
 
#define GPIO_PORTC   0x00000002UL
 
#define GPIO_PORTD   0x00000003UL
 
#define GPIO_PRS_ASYNCH0ROUTE_PIN_DEFAULT   (_GPIO_PRS_ASYNCH0ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_ASYNCH0ROUTE_PORT_DEFAULT   (_GPIO_PRS_ASYNCH0ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_ASYNCH10ROUTE_PIN_DEFAULT   (_GPIO_PRS_ASYNCH10ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_ASYNCH10ROUTE_PORT_DEFAULT   (_GPIO_PRS_ASYNCH10ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_ASYNCH11ROUTE_PIN_DEFAULT   (_GPIO_PRS_ASYNCH11ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_ASYNCH11ROUTE_PORT_DEFAULT   (_GPIO_PRS_ASYNCH11ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_ASYNCH1ROUTE_PIN_DEFAULT   (_GPIO_PRS_ASYNCH1ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_ASYNCH1ROUTE_PORT_DEFAULT   (_GPIO_PRS_ASYNCH1ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_ASYNCH2ROUTE_PIN_DEFAULT   (_GPIO_PRS_ASYNCH2ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_ASYNCH2ROUTE_PORT_DEFAULT   (_GPIO_PRS_ASYNCH2ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_ASYNCH3ROUTE_PIN_DEFAULT   (_GPIO_PRS_ASYNCH3ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_ASYNCH3ROUTE_PORT_DEFAULT   (_GPIO_PRS_ASYNCH3ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_ASYNCH4ROUTE_PIN_DEFAULT   (_GPIO_PRS_ASYNCH4ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_ASYNCH4ROUTE_PORT_DEFAULT   (_GPIO_PRS_ASYNCH4ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_ASYNCH5ROUTE_PIN_DEFAULT   (_GPIO_PRS_ASYNCH5ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_ASYNCH5ROUTE_PORT_DEFAULT   (_GPIO_PRS_ASYNCH5ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_ASYNCH6ROUTE_PIN_DEFAULT   (_GPIO_PRS_ASYNCH6ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_ASYNCH6ROUTE_PORT_DEFAULT   (_GPIO_PRS_ASYNCH6ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_ASYNCH7ROUTE_PIN_DEFAULT   (_GPIO_PRS_ASYNCH7ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_ASYNCH7ROUTE_PORT_DEFAULT   (_GPIO_PRS_ASYNCH7ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_ASYNCH8ROUTE_PIN_DEFAULT   (_GPIO_PRS_ASYNCH8ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_ASYNCH8ROUTE_PORT_DEFAULT   (_GPIO_PRS_ASYNCH8ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_ASYNCH9ROUTE_PIN_DEFAULT   (_GPIO_PRS_ASYNCH9ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_ASYNCH9ROUTE_PORT_DEFAULT   (_GPIO_PRS_ASYNCH9ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_ROUTEEN_ASYNCH0PEN   (0x1UL << 0)
 
#define GPIO_PRS_ROUTEEN_ASYNCH0PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_ASYNCH0PEN_DEFAULT << 0)
 
#define GPIO_PRS_ROUTEEN_ASYNCH10PEN   (0x1UL << 10)
 
#define GPIO_PRS_ROUTEEN_ASYNCH10PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_ASYNCH10PEN_DEFAULT << 10)
 
#define GPIO_PRS_ROUTEEN_ASYNCH11PEN   (0x1UL << 11)
 
#define GPIO_PRS_ROUTEEN_ASYNCH11PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_ASYNCH11PEN_DEFAULT << 11)
 
#define GPIO_PRS_ROUTEEN_ASYNCH1PEN   (0x1UL << 1)
 
#define GPIO_PRS_ROUTEEN_ASYNCH1PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_ASYNCH1PEN_DEFAULT << 1)
 
#define GPIO_PRS_ROUTEEN_ASYNCH2PEN   (0x1UL << 2)
 
#define GPIO_PRS_ROUTEEN_ASYNCH2PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_ASYNCH2PEN_DEFAULT << 2)
 
#define GPIO_PRS_ROUTEEN_ASYNCH3PEN   (0x1UL << 3)
 
#define GPIO_PRS_ROUTEEN_ASYNCH3PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_ASYNCH3PEN_DEFAULT << 3)
 
#define GPIO_PRS_ROUTEEN_ASYNCH4PEN   (0x1UL << 4)
 
#define GPIO_PRS_ROUTEEN_ASYNCH4PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_ASYNCH4PEN_DEFAULT << 4)
 
#define GPIO_PRS_ROUTEEN_ASYNCH5PEN   (0x1UL << 5)
 
#define GPIO_PRS_ROUTEEN_ASYNCH5PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_ASYNCH5PEN_DEFAULT << 5)
 
#define GPIO_PRS_ROUTEEN_ASYNCH6PEN   (0x1UL << 6)
 
#define GPIO_PRS_ROUTEEN_ASYNCH6PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_ASYNCH6PEN_DEFAULT << 6)
 
#define GPIO_PRS_ROUTEEN_ASYNCH7PEN   (0x1UL << 7)
 
#define GPIO_PRS_ROUTEEN_ASYNCH7PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_ASYNCH7PEN_DEFAULT << 7)
 
#define GPIO_PRS_ROUTEEN_ASYNCH8PEN   (0x1UL << 8)
 
#define GPIO_PRS_ROUTEEN_ASYNCH8PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_ASYNCH8PEN_DEFAULT << 8)
 
#define GPIO_PRS_ROUTEEN_ASYNCH9PEN   (0x1UL << 9)
 
#define GPIO_PRS_ROUTEEN_ASYNCH9PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_ASYNCH9PEN_DEFAULT << 9)
 
#define GPIO_PRS_ROUTEEN_SYNCH0PEN   (0x1UL << 12)
 
#define GPIO_PRS_ROUTEEN_SYNCH0PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_SYNCH0PEN_DEFAULT << 12)
 
#define GPIO_PRS_ROUTEEN_SYNCH1PEN   (0x1UL << 13)
 
#define GPIO_PRS_ROUTEEN_SYNCH1PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_SYNCH1PEN_DEFAULT << 13)
 
#define GPIO_PRS_ROUTEEN_SYNCH2PEN   (0x1UL << 14)
 
#define GPIO_PRS_ROUTEEN_SYNCH2PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_SYNCH2PEN_DEFAULT << 14)
 
#define GPIO_PRS_ROUTEEN_SYNCH3PEN   (0x1UL << 15)
 
#define GPIO_PRS_ROUTEEN_SYNCH3PEN_DEFAULT   (_GPIO_PRS_ROUTEEN_SYNCH3PEN_DEFAULT << 15)
 
#define GPIO_PRS_SYNCH0ROUTE_PIN_DEFAULT   (_GPIO_PRS_SYNCH0ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_SYNCH0ROUTE_PORT_DEFAULT   (_GPIO_PRS_SYNCH0ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_SYNCH1ROUTE_PIN_DEFAULT   (_GPIO_PRS_SYNCH1ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_SYNCH1ROUTE_PORT_DEFAULT   (_GPIO_PRS_SYNCH1ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_SYNCH2ROUTE_PIN_DEFAULT   (_GPIO_PRS_SYNCH2ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_SYNCH2ROUTE_PORT_DEFAULT   (_GPIO_PRS_SYNCH2ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_PRS_SYNCH3ROUTE_PIN_DEFAULT   (_GPIO_PRS_SYNCH3ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_PRS_SYNCH3ROUTE_PORT_DEFAULT   (_GPIO_PRS_SYNCH3ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_TIMER_CC0ROUTE_PIN_DEFAULT   (_GPIO_TIMER_CC0ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_TIMER_CC0ROUTE_PORT_DEFAULT   (_GPIO_TIMER_CC0ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_TIMER_CC1ROUTE_PIN_DEFAULT   (_GPIO_TIMER_CC1ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_TIMER_CC1ROUTE_PORT_DEFAULT   (_GPIO_TIMER_CC1ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_TIMER_CC2ROUTE_PIN_DEFAULT   (_GPIO_TIMER_CC2ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_TIMER_CC2ROUTE_PORT_DEFAULT   (_GPIO_TIMER_CC2ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_TIMER_CDTI0ROUTE_PIN_DEFAULT   (_GPIO_TIMER_CDTI0ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_TIMER_CDTI0ROUTE_PORT_DEFAULT   (_GPIO_TIMER_CDTI0ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_TIMER_CDTI1ROUTE_PIN_DEFAULT   (_GPIO_TIMER_CDTI1ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_TIMER_CDTI1ROUTE_PORT_DEFAULT   (_GPIO_TIMER_CDTI1ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_TIMER_CDTI2ROUTE_PIN_DEFAULT   (_GPIO_TIMER_CDTI2ROUTE_PIN_DEFAULT << 16)
 
#define GPIO_TIMER_CDTI2ROUTE_PORT_DEFAULT   (_GPIO_TIMER_CDTI2ROUTE_PORT_DEFAULT << 0)
 
#define GPIO_TIMER_ROUTEEN_CC0PEN   (0x1UL << 0)
 
#define GPIO_TIMER_ROUTEEN_CC0PEN_DEFAULT   (_GPIO_TIMER_ROUTEEN_CC0PEN_DEFAULT << 0)
 
#define GPIO_TIMER_ROUTEEN_CC1PEN   (0x1UL << 1)
 
#define GPIO_TIMER_ROUTEEN_CC1PEN_DEFAULT   (_GPIO_TIMER_ROUTEEN_CC1PEN_DEFAULT << 1)
 
#define GPIO_TIMER_ROUTEEN_CC2PEN   (0x1UL << 2)
 
#define GPIO_TIMER_ROUTEEN_CC2PEN_DEFAULT   (_GPIO_TIMER_ROUTEEN_CC2PEN_DEFAULT << 2)
 
#define GPIO_TIMER_ROUTEEN_CDTI0PEN   (0x1UL << 3)
 
#define GPIO_TIMER_ROUTEEN_CDTI0PEN_DEFAULT   (_GPIO_TIMER_ROUTEEN_CDTI0PEN_DEFAULT << 3)
 
#define GPIO_TIMER_ROUTEEN_CDTI1PEN   (0x1UL << 4)
 
#define GPIO_TIMER_ROUTEEN_CDTI1PEN_DEFAULT   (_GPIO_TIMER_ROUTEEN_CDTI1PEN_DEFAULT << 4)
 
#define GPIO_TIMER_ROUTEEN_CDTI2PEN   (0x1UL << 5)
 
#define GPIO_TIMER_ROUTEEN_CDTI2PEN_DEFAULT   (_GPIO_TIMER_ROUTEEN_CDTI2PEN_DEFAULT << 5)
 
#define GPIO_TRACEROUTEPEN_SWVPEN   (0x1UL << 0)
 
#define GPIO_TRACEROUTEPEN_SWVPEN_DEFAULT   (_GPIO_TRACEROUTEPEN_SWVPEN_DEFAULT << 0)
 
#define GPIO_TRACEROUTEPEN_TRACECLKPEN   (0x1UL << 1)
 
#define GPIO_TRACEROUTEPEN_TRACECLKPEN_DEFAULT   (_GPIO_TRACEROUTEPEN_TRACECLKPEN_DEFAULT << 1)
 
#define GPIO_TRACEROUTEPEN_TRACEDATA0PEN   (0x1UL << 2)
 
#define GPIO_TRACEROUTEPEN_TRACEDATA0PEN_DEFAULT   (_GPIO_TRACEROUTEPEN_TRACEDATA0PEN_DEFAULT << 2)
 
#define GPIO_USART_CLKROUTE_PIN_DEFAULT   (_GPIO_USART_CLKROUTE_PIN_DEFAULT << 16)
 
#define GPIO_USART_CLKROUTE_PORT_DEFAULT   (_GPIO_USART_CLKROUTE_PORT_DEFAULT << 0)
 
#define GPIO_USART_CSROUTE_PIN_DEFAULT   (_GPIO_USART_CSROUTE_PIN_DEFAULT << 16)
 
#define GPIO_USART_CSROUTE_PORT_DEFAULT   (_GPIO_USART_CSROUTE_PORT_DEFAULT << 0)
 
#define GPIO_USART_CTSROUTE_PIN_DEFAULT   (_GPIO_USART_CTSROUTE_PIN_DEFAULT << 16)
 
#define GPIO_USART_CTSROUTE_PORT_DEFAULT   (_GPIO_USART_CTSROUTE_PORT_DEFAULT << 0)
 
#define GPIO_USART_ROUTEEN_CLKPEN   (0x1UL << 3)
 
#define GPIO_USART_ROUTEEN_CLKPEN_DEFAULT   (_GPIO_USART_ROUTEEN_CLKPEN_DEFAULT << 3)
 
#define GPIO_USART_ROUTEEN_CSPEN   (0x1UL << 0)
 
#define GPIO_USART_ROUTEEN_CSPEN_DEFAULT   (_GPIO_USART_ROUTEEN_CSPEN_DEFAULT << 0)
 
#define GPIO_USART_ROUTEEN_RTSPEN   (0x1UL << 1)
 
#define GPIO_USART_ROUTEEN_RTSPEN_DEFAULT   (_GPIO_USART_ROUTEEN_RTSPEN_DEFAULT << 1)
 
#define GPIO_USART_ROUTEEN_RXPEN   (0x1UL << 2)
 
#define GPIO_USART_ROUTEEN_RXPEN_DEFAULT   (_GPIO_USART_ROUTEEN_RXPEN_DEFAULT << 2)
 
#define GPIO_USART_ROUTEEN_TXPEN   (0x1UL << 4)
 
#define GPIO_USART_ROUTEEN_TXPEN_DEFAULT   (_GPIO_USART_ROUTEEN_TXPEN_DEFAULT << 4)
 
#define GPIO_USART_RTSROUTE_PIN_DEFAULT   (_GPIO_USART_RTSROUTE_PIN_DEFAULT << 16)
 
#define GPIO_USART_RTSROUTE_PORT_DEFAULT   (_GPIO_USART_RTSROUTE_PORT_DEFAULT << 0)
 
#define GPIO_USART_RXROUTE_PIN_DEFAULT   (_GPIO_USART_RXROUTE_PIN_DEFAULT << 16)
 
#define GPIO_USART_RXROUTE_PORT_DEFAULT   (_GPIO_USART_RXROUTE_PORT_DEFAULT << 0)
 
#define GPIO_USART_TXROUTE_PIN_DEFAULT   (_GPIO_USART_TXROUTE_PIN_DEFAULT << 16)
 
#define GPIO_USART_TXROUTE_PORT_DEFAULT   (_GPIO_USART_TXROUTE_PORT_DEFAULT << 0)
 

Macro Definition Documentation

#define _GPIO_ABUSALLOC_AEVEN0_ACMP0   0x00000002UL

Mode ACMP0 for GPIO_ABUSALLOC

Definition at line 314 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN0_ACMP1   0x00000003UL

Mode ACMP1 for GPIO_ABUSALLOC

Definition at line 315 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN0_ADC0   0x00000001UL

Mode ADC0 for GPIO_ABUSALLOC

Definition at line 313 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN0_DEBUG   0x0000000FUL

Mode DEBUG for GPIO_ABUSALLOC

Definition at line 317 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN0_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_ABUSALLOC

Definition at line 311 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN0_DIAGA   0x0000000EUL

Mode DIAGA for GPIO_ABUSALLOC

Definition at line 316 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN0_MASK   0xFUL

Bit mask for GPIO_AEVEN0

Definition at line 310 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN0_SHIFT   0

Shift value for GPIO_AEVEN0

Definition at line 309 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN0_TRISTATE   0x00000000UL

Mode TRISTATE for GPIO_ABUSALLOC

Definition at line 312 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN1_ACMP0   0x00000002UL

Mode ACMP0 for GPIO_ABUSALLOC

Definition at line 330 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN1_ACMP1   0x00000003UL

Mode ACMP1 for GPIO_ABUSALLOC

Definition at line 331 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN1_ADC0   0x00000001UL

Mode ADC0 for GPIO_ABUSALLOC

Definition at line 329 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN1_DEBUG   0x0000000FUL

Mode DEBUG for GPIO_ABUSALLOC

Definition at line 332 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN1_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_ABUSALLOC

Definition at line 327 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN1_MASK   0xF00UL

Bit mask for GPIO_AEVEN1

Definition at line 326 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN1_SHIFT   8

Shift value for GPIO_AEVEN1

Definition at line 325 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AEVEN1_TRISTATE   0x00000000UL

Mode TRISTATE for GPIO_ABUSALLOC

Definition at line 328 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD0_ACMP0   0x00000002UL

Mode ACMP0 for GPIO_ABUSALLOC

Definition at line 344 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD0_ACMP1   0x00000003UL

Mode ACMP1 for GPIO_ABUSALLOC

Definition at line 345 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD0_ADC0   0x00000001UL

Mode ADC0 for GPIO_ABUSALLOC

Definition at line 343 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD0_DEBUG   0x0000000FUL

Mode DEBUG for GPIO_ABUSALLOC

Definition at line 347 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD0_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_ABUSALLOC

Definition at line 341 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD0_DIAGA   0x0000000EUL

Mode DIAGA for GPIO_ABUSALLOC

Definition at line 346 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD0_MASK   0xF0000UL

Bit mask for GPIO_AODD0

Definition at line 340 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD0_SHIFT   16

Shift value for GPIO_AODD0

Definition at line 339 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD0_TRISTATE   0x00000000UL

Mode TRISTATE for GPIO_ABUSALLOC

Definition at line 342 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD1_ACMP0   0x00000002UL

Mode ACMP0 for GPIO_ABUSALLOC

Definition at line 360 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD1_ACMP1   0x00000003UL

Mode ACMP1 for GPIO_ABUSALLOC

Definition at line 361 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD1_ADC0   0x00000001UL

Mode ADC0 for GPIO_ABUSALLOC

Definition at line 359 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD1_DEBUG   0x0000000FUL

Mode DEBUG for GPIO_ABUSALLOC

Definition at line 362 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD1_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_ABUSALLOC

Definition at line 357 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD1_MASK   0xF000000UL

Bit mask for GPIO_AODD1

Definition at line 356 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD1_SHIFT   24

Shift value for GPIO_AODD1

Definition at line 355 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_AODD1_TRISTATE   0x00000000UL

Mode TRISTATE for GPIO_ABUSALLOC

Definition at line 358 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_MASK   0x0F0F0F0FUL

Mask for GPIO_ABUSALLOC

Definition at line 308 of file efr32bg21_gpio.h.

#define _GPIO_ABUSALLOC_RESETVALUE   0x00000000UL

Default value for GPIO_ABUSALLOC

Definition at line 307 of file efr32bg21_gpio.h.

#define _GPIO_ACMP_ACMPOUTROUTE_MASK   0x000F0003UL

Mask for GPIO_ACMP_ACMPOUTROUTE

Definition at line 806 of file efr32bg21_gpio.h.

#define _GPIO_ACMP_ACMPOUTROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_ACMP_ACMPOUTROUTE

Definition at line 813 of file efr32bg21_gpio.h.

#define _GPIO_ACMP_ACMPOUTROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 812 of file efr32bg21_gpio.h.

#define _GPIO_ACMP_ACMPOUTROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 811 of file efr32bg21_gpio.h.

Referenced by ACMP_GPIOSetup().

#define _GPIO_ACMP_ACMPOUTROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_ACMP_ACMPOUTROUTE

Definition at line 809 of file efr32bg21_gpio.h.

#define _GPIO_ACMP_ACMPOUTROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 808 of file efr32bg21_gpio.h.

#define _GPIO_ACMP_ACMPOUTROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 807 of file efr32bg21_gpio.h.

Referenced by ACMP_GPIOSetup().

#define _GPIO_ACMP_ACMPOUTROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_ACMP_ACMPOUTROUTE

Definition at line 805 of file efr32bg21_gpio.h.

#define _GPIO_ACMP_ROUTEEN_ACMPOUTPEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_ACMP_ROUTEEN

Definition at line 801 of file efr32bg21_gpio.h.

#define _GPIO_ACMP_ROUTEEN_ACMPOUTPEN_MASK   0x1UL

Bit mask for GPIO_ACMPOUTPEN

Definition at line 800 of file efr32bg21_gpio.h.

#define _GPIO_ACMP_ROUTEEN_ACMPOUTPEN_SHIFT   0

Shift value for GPIO_ACMPOUTPEN

Definition at line 799 of file efr32bg21_gpio.h.

#define _GPIO_ACMP_ROUTEEN_MASK   0x00000001UL

Mask for GPIO_ACMP_ROUTEEN

Definition at line 797 of file efr32bg21_gpio.h.

#define _GPIO_ACMP_ROUTEEN_RESETVALUE   0x00000000UL

Default value for GPIO_ACMP_ROUTEEN

Definition at line 796 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN0_ACMP0   0x00000002UL

Mode ACMP0 for GPIO_BBUSALLOC

Definition at line 378 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN0_ACMP1   0x00000003UL

Mode ACMP1 for GPIO_BBUSALLOC

Definition at line 379 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN0_ADC0   0x00000001UL

Mode ADC0 for GPIO_BBUSALLOC

Definition at line 377 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN0_DEBUG   0x0000000FUL

Mode DEBUG for GPIO_BBUSALLOC

Definition at line 380 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN0_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_BBUSALLOC

Definition at line 375 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN0_MASK   0xFUL

Bit mask for GPIO_BEVEN0

Definition at line 374 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN0_SHIFT   0

Shift value for GPIO_BEVEN0

Definition at line 373 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN0_TRISTATE   0x00000000UL

Mode TRISTATE for GPIO_BBUSALLOC

Definition at line 376 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN1_ACMP0   0x00000002UL

Mode ACMP0 for GPIO_BBUSALLOC

Definition at line 392 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN1_ACMP1   0x00000003UL

Mode ACMP1 for GPIO_BBUSALLOC

Definition at line 393 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN1_ADC0   0x00000001UL

Mode ADC0 for GPIO_BBUSALLOC

Definition at line 391 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN1_DEBUG   0x0000000FUL

Mode DEBUG for GPIO_BBUSALLOC

Definition at line 394 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN1_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_BBUSALLOC

Definition at line 389 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN1_MASK   0xF00UL

Bit mask for GPIO_BEVEN1

Definition at line 388 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN1_SHIFT   8

Shift value for GPIO_BEVEN1

Definition at line 387 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BEVEN1_TRISTATE   0x00000000UL

Mode TRISTATE for GPIO_BBUSALLOC

Definition at line 390 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD0_ACMP0   0x00000002UL

Mode ACMP0 for GPIO_BBUSALLOC

Definition at line 406 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD0_ACMP1   0x00000003UL

Mode ACMP1 for GPIO_BBUSALLOC

Definition at line 407 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD0_ADC0   0x00000001UL

Mode ADC0 for GPIO_BBUSALLOC

Definition at line 405 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD0_DEBUG   0x0000000FUL

Mode DEBUG for GPIO_BBUSALLOC

Definition at line 408 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD0_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_BBUSALLOC

Definition at line 403 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD0_MASK   0xF0000UL

Bit mask for GPIO_BODD0

Definition at line 402 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD0_SHIFT   16

Shift value for GPIO_BODD0

Definition at line 401 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD0_TRISTATE   0x00000000UL

Mode TRISTATE for GPIO_BBUSALLOC

Definition at line 404 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD1_ACMP0   0x00000002UL

Mode ACMP0 for GPIO_BBUSALLOC

Definition at line 420 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD1_ACMP1   0x00000003UL

Mode ACMP1 for GPIO_BBUSALLOC

Definition at line 421 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD1_ADC0   0x00000001UL

Mode ADC0 for GPIO_BBUSALLOC

Definition at line 419 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD1_DEBUG   0x0000000FUL

Mode DEBUG for GPIO_BBUSALLOC

Definition at line 422 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD1_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_BBUSALLOC

Definition at line 417 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD1_MASK   0xF000000UL

Bit mask for GPIO_BODD1

Definition at line 416 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD1_SHIFT   24

Shift value for GPIO_BODD1

Definition at line 415 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_BODD1_TRISTATE   0x00000000UL

Mode TRISTATE for GPIO_BBUSALLOC

Definition at line 418 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_MASK   0x0F0F0F0FUL

Mask for GPIO_BBUSALLOC

Definition at line 372 of file efr32bg21_gpio.h.

#define _GPIO_BBUSALLOC_RESETVALUE   0x00000000UL

Default value for GPIO_BBUSALLOC

Definition at line 371 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN0_ACMP0   0x00000002UL

Mode ACMP0 for GPIO_CDBUSALLOC

Definition at line 438 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN0_ACMP1   0x00000003UL

Mode ACMP1 for GPIO_CDBUSALLOC

Definition at line 439 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN0_ADC0   0x00000001UL

Mode ADC0 for GPIO_CDBUSALLOC

Definition at line 437 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN0_DEBUG   0x0000000FUL

Mode DEBUG for GPIO_CDBUSALLOC

Definition at line 442 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN0_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CDBUSALLOC

Definition at line 435 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN0_EFUSE   0x0000000DUL

Mode EFUSE for GPIO_CDBUSALLOC

Definition at line 441 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN0_MASK   0xFUL

Bit mask for GPIO_CDEVEN0

Definition at line 434 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN0_PMON   0x0000000CUL

Mode PMON for GPIO_CDBUSALLOC

Definition at line 440 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN0_SHIFT   0

Shift value for GPIO_CDEVEN0

Definition at line 433 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN0_TRISTATE   0x00000000UL

Mode TRISTATE for GPIO_CDBUSALLOC

Definition at line 436 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN1_ACMP0   0x00000002UL

Mode ACMP0 for GPIO_CDBUSALLOC

Definition at line 456 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN1_ACMP1   0x00000003UL

Mode ACMP1 for GPIO_CDBUSALLOC

Definition at line 457 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN1_ADC0   0x00000001UL

Mode ADC0 for GPIO_CDBUSALLOC

Definition at line 455 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN1_DEBUG   0x0000000FUL

Mode DEBUG for GPIO_CDBUSALLOC

Definition at line 458 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN1_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CDBUSALLOC

Definition at line 453 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN1_MASK   0xF00UL

Bit mask for GPIO_CDEVEN1

Definition at line 452 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN1_SHIFT   8

Shift value for GPIO_CDEVEN1

Definition at line 451 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDEVEN1_TRISTATE   0x00000000UL

Mode TRISTATE for GPIO_CDBUSALLOC

Definition at line 454 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD0_ACMP0   0x00000002UL

Mode ACMP0 for GPIO_CDBUSALLOC

Definition at line 470 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD0_ACMP1   0x00000003UL

Mode ACMP1 for GPIO_CDBUSALLOC

Definition at line 471 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD0_ADC0   0x00000001UL

Mode ADC0 for GPIO_CDBUSALLOC

Definition at line 469 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD0_DEBUG   0x0000000FUL

Mode DEBUG for GPIO_CDBUSALLOC

Definition at line 473 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD0_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CDBUSALLOC

Definition at line 467 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD0_MASK   0xF0000UL

Bit mask for GPIO_CDODD0

Definition at line 466 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD0_PMON   0x0000000CUL

Mode PMON for GPIO_CDBUSALLOC

Definition at line 472 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD0_SHIFT   16

Shift value for GPIO_CDODD0

Definition at line 465 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD0_TRISTATE   0x00000000UL

Mode TRISTATE for GPIO_CDBUSALLOC

Definition at line 468 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD1_ACMP0   0x00000002UL

Mode ACMP0 for GPIO_CDBUSALLOC

Definition at line 486 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD1_ACMP1   0x00000003UL

Mode ACMP1 for GPIO_CDBUSALLOC

Definition at line 487 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD1_ADC0   0x00000001UL

Mode ADC0 for GPIO_CDBUSALLOC

Definition at line 485 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD1_DEBUG   0x0000000FUL

Mode DEBUG for GPIO_CDBUSALLOC

Definition at line 488 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD1_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CDBUSALLOC

Definition at line 483 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD1_MASK   0xF000000UL

Bit mask for GPIO_CDODD1

Definition at line 482 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD1_SHIFT   24

Shift value for GPIO_CDODD1

Definition at line 481 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_CDODD1_TRISTATE   0x00000000UL

Mode TRISTATE for GPIO_CDBUSALLOC

Definition at line 484 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_MASK   0x0F0F0F0FUL

Mask for GPIO_CDBUSALLOC

Definition at line 432 of file efr32bg21_gpio.h.

#define _GPIO_CDBUSALLOC_RESETVALUE   0x00000000UL

Default value for GPIO_CDBUSALLOC

Definition at line 431 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKIN0ROUTE_MASK   0x000F0003UL

Mask for GPIO_CMU_CLKIN0ROUTE

Definition at line 837 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKIN0ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CMU_CLKIN0ROUTE

Definition at line 844 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKIN0ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 843 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKIN0ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 842 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKIN0ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CMU_CLKIN0ROUTE

Definition at line 840 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKIN0ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 839 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKIN0ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 838 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKIN0ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_CMU_CLKIN0ROUTE

Definition at line 836 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT0ROUTE_MASK   0x000F0003UL

Mask for GPIO_CMU_CLKOUT0ROUTE

Definition at line 849 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT0ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CMU_CLKOUT0ROUTE

Definition at line 856 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT0ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 855 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT0ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 854 of file efr32bg21_gpio.h.

Referenced by CMU_ClkOutPinConfig().

#define _GPIO_CMU_CLKOUT0ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CMU_CLKOUT0ROUTE

Definition at line 852 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT0ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 851 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT0ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 850 of file efr32bg21_gpio.h.

Referenced by CMU_ClkOutPinConfig().

#define _GPIO_CMU_CLKOUT0ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_CMU_CLKOUT0ROUTE

Definition at line 848 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT1ROUTE_MASK   0x000F0003UL

Mask for GPIO_CMU_CLKOUT1ROUTE

Definition at line 861 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT1ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CMU_CLKOUT1ROUTE

Definition at line 868 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT1ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 867 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT1ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 866 of file efr32bg21_gpio.h.

Referenced by CMU_ClkOutPinConfig().

#define _GPIO_CMU_CLKOUT1ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CMU_CLKOUT1ROUTE

Definition at line 864 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT1ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 863 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT1ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 862 of file efr32bg21_gpio.h.

Referenced by CMU_ClkOutPinConfig().

#define _GPIO_CMU_CLKOUT1ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_CMU_CLKOUT1ROUTE

Definition at line 860 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT2ROUTE_MASK   0x000F0003UL

Mask for GPIO_CMU_CLKOUT2ROUTE

Definition at line 873 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT2ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CMU_CLKOUT2ROUTE

Definition at line 880 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT2ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 879 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT2ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 878 of file efr32bg21_gpio.h.

Referenced by CMU_ClkOutPinConfig().

#define _GPIO_CMU_CLKOUT2ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CMU_CLKOUT2ROUTE

Definition at line 876 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT2ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 875 of file efr32bg21_gpio.h.

#define _GPIO_CMU_CLKOUT2ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 874 of file efr32bg21_gpio.h.

Referenced by CMU_ClkOutPinConfig().

#define _GPIO_CMU_CLKOUT2ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_CMU_CLKOUT2ROUTE

Definition at line 872 of file efr32bg21_gpio.h.

#define _GPIO_CMU_ROUTEEN_CLKOUT0PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CMU_ROUTEEN

Definition at line 822 of file efr32bg21_gpio.h.

#define _GPIO_CMU_ROUTEEN_CLKOUT0PEN_MASK   0x1UL

Bit mask for GPIO_CLKOUT0PEN

Definition at line 821 of file efr32bg21_gpio.h.

#define _GPIO_CMU_ROUTEEN_CLKOUT0PEN_SHIFT   0

Shift value for GPIO_CLKOUT0PEN

Definition at line 820 of file efr32bg21_gpio.h.

#define _GPIO_CMU_ROUTEEN_CLKOUT1PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CMU_ROUTEEN

Definition at line 827 of file efr32bg21_gpio.h.

#define _GPIO_CMU_ROUTEEN_CLKOUT1PEN_MASK   0x2UL

Bit mask for GPIO_CLKOUT1PEN

Definition at line 826 of file efr32bg21_gpio.h.

#define _GPIO_CMU_ROUTEEN_CLKOUT1PEN_SHIFT   1

Shift value for GPIO_CLKOUT1PEN

Definition at line 825 of file efr32bg21_gpio.h.

#define _GPIO_CMU_ROUTEEN_CLKOUT2PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_CMU_ROUTEEN

Definition at line 832 of file efr32bg21_gpio.h.

#define _GPIO_CMU_ROUTEEN_CLKOUT2PEN_MASK   0x4UL

Bit mask for GPIO_CLKOUT2PEN

Definition at line 831 of file efr32bg21_gpio.h.

#define _GPIO_CMU_ROUTEEN_CLKOUT2PEN_SHIFT   2

Shift value for GPIO_CLKOUT2PEN

Definition at line 830 of file efr32bg21_gpio.h.

#define _GPIO_CMU_ROUTEEN_MASK   0x0000000FUL

Mask for GPIO_CMU_ROUTEEN

Definition at line 818 of file efr32bg21_gpio.h.

#define _GPIO_CMU_ROUTEEN_RESETVALUE   0x00000000UL

Default value for GPIO_CMU_ROUTEEN

Definition at line 817 of file efr32bg21_gpio.h.

#define _GPIO_DBGROUTEPEN_MASK   0x0000000FUL

Mask for GPIO_DBGROUTEPEN

Definition at line 754 of file efr32bg21_gpio.h.

#define _GPIO_DBGROUTEPEN_RESETVALUE   0x0000000FUL

Default value for GPIO_DBGROUTEPEN

Definition at line 753 of file efr32bg21_gpio.h.

#define _GPIO_DBGROUTEPEN_SWCLKTCKPEN_DEFAULT   0x00000001UL

Mode DEFAULT for GPIO_DBGROUTEPEN

Definition at line 758 of file efr32bg21_gpio.h.

#define _GPIO_DBGROUTEPEN_SWCLKTCKPEN_MASK   0x1UL

Bit mask for GPIO_SWCLKTCKPEN

Definition at line 757 of file efr32bg21_gpio.h.

#define _GPIO_DBGROUTEPEN_SWCLKTCKPEN_SHIFT   0

Shift value for GPIO_SWCLKTCKPEN

Definition at line 756 of file efr32bg21_gpio.h.

Referenced by GPIO_DbgSWDClkEnable().

#define _GPIO_DBGROUTEPEN_SWDIOTMSPEN_DEFAULT   0x00000001UL

Mode DEFAULT for GPIO_DBGROUTEPEN

Definition at line 763 of file efr32bg21_gpio.h.

#define _GPIO_DBGROUTEPEN_SWDIOTMSPEN_MASK   0x2UL

Bit mask for GPIO_SWDIOTMSPEN

Definition at line 762 of file efr32bg21_gpio.h.

#define _GPIO_DBGROUTEPEN_SWDIOTMSPEN_SHIFT   1

Shift value for GPIO_SWDIOTMSPEN

Definition at line 761 of file efr32bg21_gpio.h.

Referenced by GPIO_DbgSWDIOEnable().

#define _GPIO_DBGROUTEPEN_TDIPEN_DEFAULT   0x00000001UL

Mode DEFAULT for GPIO_DBGROUTEPEN

Definition at line 773 of file efr32bg21_gpio.h.

#define _GPIO_DBGROUTEPEN_TDIPEN_MASK   0x8UL

Bit mask for GPIO_TDIPEN

Definition at line 772 of file efr32bg21_gpio.h.

#define _GPIO_DBGROUTEPEN_TDIPEN_SHIFT   3

Shift value for GPIO_TDIPEN

Definition at line 771 of file efr32bg21_gpio.h.

#define _GPIO_DBGROUTEPEN_TDOPEN_DEFAULT   0x00000001UL

Mode DEFAULT for GPIO_DBGROUTEPEN

Definition at line 768 of file efr32bg21_gpio.h.

#define _GPIO_DBGROUTEPEN_TDOPEN_MASK   0x4UL

Bit mask for GPIO_TDOPEN

Definition at line 767 of file efr32bg21_gpio.h.

#define _GPIO_DBGROUTEPEN_TDOPEN_SHIFT   2

Shift value for GPIO_TDOPEN

Definition at line 766 of file efr32bg21_gpio.h.

#define _GPIO_EM4WUEN_EM4WUEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EM4WUEN

Definition at line 741 of file efr32bg21_gpio.h.

#define _GPIO_EM4WUEN_EM4WUEN_MASK   0xFFF0000UL

Bit mask for GPIO_EM4WUEN

Definition at line 740 of file efr32bg21_gpio.h.

#define _GPIO_EM4WUEN_EM4WUEN_SHIFT   16

Shift value for GPIO_EM4WUEN

Definition at line 739 of file efr32bg21_gpio.h.

Referenced by UTIL_shutdown().

#define _GPIO_EM4WUEN_MASK   0x0FFF0000UL

Mask for GPIO_EM4WUEN

Definition at line 738 of file efr32bg21_gpio.h.

Referenced by GPIO_EM4DisablePinWakeup(), and GPIO_EM4EnablePinWakeup().

#define _GPIO_EM4WUEN_RESETVALUE   0x00000000UL

Default value for GPIO_EM4WUEN

Definition at line 737 of file efr32bg21_gpio.h.

#define _GPIO_EM4WUPOL_EM4WUPOL_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EM4WUPOL

Definition at line 749 of file efr32bg21_gpio.h.

#define _GPIO_EM4WUPOL_EM4WUPOL_MASK   0xFFF0000UL

Bit mask for GPIO_EM4WUPOL

Definition at line 748 of file efr32bg21_gpio.h.

#define _GPIO_EM4WUPOL_EM4WUPOL_SHIFT   16

Shift value for GPIO_EM4WUPOL

Definition at line 747 of file efr32bg21_gpio.h.

#define _GPIO_EM4WUPOL_MASK   0x0FFF0000UL

Mask for GPIO_EM4WUPOL

Definition at line 746 of file efr32bg21_gpio.h.

Referenced by GPIO_EM4EnablePinWakeup().

#define _GPIO_EM4WUPOL_RESETVALUE   0x00000000UL

Default value for GPIO_EM4WUPOL

Definition at line 745 of file efr32bg21_gpio.h.

#define _GPIO_EXTIFALL_EXTIFALL_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIFALL

Definition at line 709 of file efr32bg21_gpio.h.

#define _GPIO_EXTIFALL_EXTIFALL_MASK   0xFFUL

Bit mask for GPIO_EXTIFALL

Definition at line 708 of file efr32bg21_gpio.h.

#define _GPIO_EXTIFALL_EXTIFALL_SHIFT   0

Shift value for GPIO_EXTIFALL

Definition at line 707 of file efr32bg21_gpio.h.

#define _GPIO_EXTIFALL_MASK   0x000000FFUL

Mask for GPIO_EXTIFALL

Definition at line 706 of file efr32bg21_gpio.h.

#define _GPIO_EXTIFALL_RESETVALUE   0x00000000UL

Default value for GPIO_EXTIFALL

Definition at line 705 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL0_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPINSELL

Definition at line 601 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL0_MASK   0x3UL

Bit mask for GPIO_EXTIPINSEL0

Definition at line 600 of file efr32bg21_gpio.h.

Referenced by GPIO_ExtIntConfig().

#define _GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET0   0x00000000UL

Mode OFFSET0 for GPIO_EXTIPINSELL

Definition at line 602 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET1   0x00000001UL

Mode OFFSET1 for GPIO_EXTIPINSELL

Definition at line 603 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET2   0x00000002UL

Mode OFFSET2 for GPIO_EXTIPINSELL

Definition at line 604 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL0_OFFSET3   0x00000003UL

Mode OFFSET3 for GPIO_EXTIPINSELL

Definition at line 605 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL0_SHIFT   0

Shift value for GPIO_EXTIPINSEL0

Definition at line 599 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL1_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPINSELL

Definition at line 613 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL1_MASK   0x30UL

Bit mask for GPIO_EXTIPINSEL1

Definition at line 612 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET0   0x00000000UL

Mode OFFSET0 for GPIO_EXTIPINSELL

Definition at line 614 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET1   0x00000001UL

Mode OFFSET1 for GPIO_EXTIPINSELL

Definition at line 615 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET2   0x00000002UL

Mode OFFSET2 for GPIO_EXTIPINSELL

Definition at line 616 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL1_OFFSET3   0x00000003UL

Mode OFFSET3 for GPIO_EXTIPINSELL

Definition at line 617 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL1_SHIFT   4

Shift value for GPIO_EXTIPINSEL1

Definition at line 611 of file efr32bg21_gpio.h.

Referenced by GPIO_ExtIntConfig().

#define _GPIO_EXTIPINSELL_EXTIPINSEL2_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPINSELL

Definition at line 625 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL2_MASK   0x300UL

Bit mask for GPIO_EXTIPINSEL2

Definition at line 624 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET0   0x00000000UL

Mode OFFSET0 for GPIO_EXTIPINSELL

Definition at line 626 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET1   0x00000001UL

Mode OFFSET1 for GPIO_EXTIPINSELL

Definition at line 627 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET2   0x00000002UL

Mode OFFSET2 for GPIO_EXTIPINSELL

Definition at line 628 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL2_OFFSET3   0x00000003UL

Mode OFFSET3 for GPIO_EXTIPINSELL

Definition at line 629 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL2_SHIFT   8

Shift value for GPIO_EXTIPINSEL2

Definition at line 623 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL3_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPINSELL

Definition at line 637 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL3_MASK   0x3000UL

Bit mask for GPIO_EXTIPINSEL3

Definition at line 636 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET0   0x00000000UL

Mode OFFSET0 for GPIO_EXTIPINSELL

Definition at line 638 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET1   0x00000001UL

Mode OFFSET1 for GPIO_EXTIPINSELL

Definition at line 639 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET2   0x00000002UL

Mode OFFSET2 for GPIO_EXTIPINSELL

Definition at line 640 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL3_OFFSET3   0x00000003UL

Mode OFFSET3 for GPIO_EXTIPINSELL

Definition at line 641 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL3_SHIFT   12

Shift value for GPIO_EXTIPINSEL3

Definition at line 635 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL4_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPINSELL

Definition at line 649 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL4_MASK   0x30000UL

Bit mask for GPIO_EXTIPINSEL4

Definition at line 648 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET0   0x00000000UL

Mode OFFSET0 for GPIO_EXTIPINSELL

Definition at line 650 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET1   0x00000001UL

Mode OFFSET1 for GPIO_EXTIPINSELL

Definition at line 651 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET2   0x00000002UL

Mode OFFSET2 for GPIO_EXTIPINSELL

Definition at line 652 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL4_OFFSET3   0x00000003UL

Mode OFFSET3 for GPIO_EXTIPINSELL

Definition at line 653 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL4_SHIFT   16

Shift value for GPIO_EXTIPINSEL4

Definition at line 647 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL5_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPINSELL

Definition at line 661 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL5_MASK   0x300000UL

Bit mask for GPIO_EXTIPINSEL5

Definition at line 660 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET0   0x00000000UL

Mode OFFSET0 for GPIO_EXTIPINSELL

Definition at line 662 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET1   0x00000001UL

Mode OFFSET1 for GPIO_EXTIPINSELL

Definition at line 663 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET2   0x00000002UL

Mode OFFSET2 for GPIO_EXTIPINSELL

Definition at line 664 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL5_OFFSET3   0x00000003UL

Mode OFFSET3 for GPIO_EXTIPINSELL

Definition at line 665 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL5_SHIFT   20

Shift value for GPIO_EXTIPINSEL5

Definition at line 659 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL6_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPINSELL

Definition at line 673 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL6_MASK   0x3000000UL

Bit mask for GPIO_EXTIPINSEL6

Definition at line 672 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET0   0x00000000UL

Mode OFFSET0 for GPIO_EXTIPINSELL

Definition at line 674 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET1   0x00000001UL

Mode OFFSET1 for GPIO_EXTIPINSELL

Definition at line 675 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET2   0x00000002UL

Mode OFFSET2 for GPIO_EXTIPINSELL

Definition at line 676 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL6_OFFSET3   0x00000003UL

Mode OFFSET3 for GPIO_EXTIPINSELL

Definition at line 677 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL6_SHIFT   24

Shift value for GPIO_EXTIPINSEL6

Definition at line 671 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL7_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPINSELL

Definition at line 685 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL7_MASK   0x30000000UL

Bit mask for GPIO_EXTIPINSEL7

Definition at line 684 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET0   0x00000000UL

Mode OFFSET0 for GPIO_EXTIPINSELL

Definition at line 686 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET1   0x00000001UL

Mode OFFSET1 for GPIO_EXTIPINSELL

Definition at line 687 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET2   0x00000002UL

Mode OFFSET2 for GPIO_EXTIPINSELL

Definition at line 688 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL7_OFFSET3   0x00000003UL

Mode OFFSET3 for GPIO_EXTIPINSELL

Definition at line 689 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_EXTIPINSEL7_SHIFT   28

Shift value for GPIO_EXTIPINSEL7

Definition at line 683 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_MASK   0x33333333UL

Mask for GPIO_EXTIPINSELL

Definition at line 598 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPINSELL_RESETVALUE   0x00000000UL

Default value for GPIO_EXTIPINSELL

Definition at line 597 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL0_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPSELL

Definition at line 501 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL0_MASK   0x3UL

Bit mask for GPIO_EXTIPSEL0

Definition at line 500 of file efr32bg21_gpio.h.

Referenced by GPIO_ExtIntConfig().

#define _GPIO_EXTIPSELL_EXTIPSEL0_PORTA   0x00000000UL

Mode PORTA for GPIO_EXTIPSELL

Definition at line 502 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL0_PORTB   0x00000001UL

Mode PORTB for GPIO_EXTIPSELL

Definition at line 503 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL0_PORTC   0x00000002UL

Mode PORTC for GPIO_EXTIPSELL

Definition at line 504 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL0_PORTD   0x00000003UL

Mode PORTD for GPIO_EXTIPSELL

Definition at line 505 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL0_SHIFT   0

Shift value for GPIO_EXTIPSEL0

Definition at line 499 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL1_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPSELL

Definition at line 513 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL1_MASK   0x30UL

Bit mask for GPIO_EXTIPSEL1

Definition at line 512 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL1_PORTA   0x00000000UL

Mode PORTA for GPIO_EXTIPSELL

Definition at line 514 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL1_PORTB   0x00000001UL

Mode PORTB for GPIO_EXTIPSELL

Definition at line 515 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL1_PORTC   0x00000002UL

Mode PORTC for GPIO_EXTIPSELL

Definition at line 516 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL1_PORTD   0x00000003UL

Mode PORTD for GPIO_EXTIPSELL

Definition at line 517 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL1_SHIFT   4

Shift value for GPIO_EXTIPSEL1

Definition at line 511 of file efr32bg21_gpio.h.

Referenced by GPIO_ExtIntConfig().

#define _GPIO_EXTIPSELL_EXTIPSEL2_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPSELL

Definition at line 525 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL2_MASK   0x300UL

Bit mask for GPIO_EXTIPSEL2

Definition at line 524 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL2_PORTA   0x00000000UL

Mode PORTA for GPIO_EXTIPSELL

Definition at line 526 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL2_PORTB   0x00000001UL

Mode PORTB for GPIO_EXTIPSELL

Definition at line 527 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL2_PORTC   0x00000002UL

Mode PORTC for GPIO_EXTIPSELL

Definition at line 528 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL2_PORTD   0x00000003UL

Mode PORTD for GPIO_EXTIPSELL

Definition at line 529 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL2_SHIFT   8

Shift value for GPIO_EXTIPSEL2

Definition at line 523 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL3_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPSELL

Definition at line 537 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL3_MASK   0x3000UL

Bit mask for GPIO_EXTIPSEL3

Definition at line 536 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL3_PORTA   0x00000000UL

Mode PORTA for GPIO_EXTIPSELL

Definition at line 538 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL3_PORTB   0x00000001UL

Mode PORTB for GPIO_EXTIPSELL

Definition at line 539 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL3_PORTC   0x00000002UL

Mode PORTC for GPIO_EXTIPSELL

Definition at line 540 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL3_PORTD   0x00000003UL

Mode PORTD for GPIO_EXTIPSELL

Definition at line 541 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL3_SHIFT   12

Shift value for GPIO_EXTIPSEL3

Definition at line 535 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL4_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPSELL

Definition at line 549 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL4_MASK   0x30000UL

Bit mask for GPIO_EXTIPSEL4

Definition at line 548 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL4_PORTA   0x00000000UL

Mode PORTA for GPIO_EXTIPSELL

Definition at line 550 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL4_PORTB   0x00000001UL

Mode PORTB for GPIO_EXTIPSELL

Definition at line 551 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL4_PORTC   0x00000002UL

Mode PORTC for GPIO_EXTIPSELL

Definition at line 552 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL4_PORTD   0x00000003UL

Mode PORTD for GPIO_EXTIPSELL

Definition at line 553 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL4_SHIFT   16

Shift value for GPIO_EXTIPSEL4

Definition at line 547 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL5_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPSELL

Definition at line 561 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL5_MASK   0x300000UL

Bit mask for GPIO_EXTIPSEL5

Definition at line 560 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL5_PORTA   0x00000000UL

Mode PORTA for GPIO_EXTIPSELL

Definition at line 562 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL5_PORTB   0x00000001UL

Mode PORTB for GPIO_EXTIPSELL

Definition at line 563 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL5_PORTC   0x00000002UL

Mode PORTC for GPIO_EXTIPSELL

Definition at line 564 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL5_PORTD   0x00000003UL

Mode PORTD for GPIO_EXTIPSELL

Definition at line 565 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL5_SHIFT   20

Shift value for GPIO_EXTIPSEL5

Definition at line 559 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL6_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPSELL

Definition at line 573 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL6_MASK   0x3000000UL

Bit mask for GPIO_EXTIPSEL6

Definition at line 572 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL6_PORTA   0x00000000UL

Mode PORTA for GPIO_EXTIPSELL

Definition at line 574 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL6_PORTB   0x00000001UL

Mode PORTB for GPIO_EXTIPSELL

Definition at line 575 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL6_PORTC   0x00000002UL

Mode PORTC for GPIO_EXTIPSELL

Definition at line 576 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL6_PORTD   0x00000003UL

Mode PORTD for GPIO_EXTIPSELL

Definition at line 577 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL6_SHIFT   24

Shift value for GPIO_EXTIPSEL6

Definition at line 571 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL7_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIPSELL

Definition at line 585 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL7_MASK   0x30000000UL

Bit mask for GPIO_EXTIPSEL7

Definition at line 584 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL7_PORTA   0x00000000UL

Mode PORTA for GPIO_EXTIPSELL

Definition at line 586 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL7_PORTB   0x00000001UL

Mode PORTB for GPIO_EXTIPSELL

Definition at line 587 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL7_PORTC   0x00000002UL

Mode PORTC for GPIO_EXTIPSELL

Definition at line 588 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL7_PORTD   0x00000003UL

Mode PORTD for GPIO_EXTIPSELL

Definition at line 589 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_EXTIPSEL7_SHIFT   28

Shift value for GPIO_EXTIPSEL7

Definition at line 583 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_MASK   0x33333333UL

Mask for GPIO_EXTIPSELL

Definition at line 498 of file efr32bg21_gpio.h.

#define _GPIO_EXTIPSELL_RESETVALUE   0x00000000UL

Default value for GPIO_EXTIPSELL

Definition at line 497 of file efr32bg21_gpio.h.

#define _GPIO_EXTIRISE_EXTIRISE_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_EXTIRISE

Definition at line 701 of file efr32bg21_gpio.h.

#define _GPIO_EXTIRISE_EXTIRISE_MASK   0xFFUL

Bit mask for GPIO_EXTIRISE

Definition at line 700 of file efr32bg21_gpio.h.

#define _GPIO_EXTIRISE_EXTIRISE_SHIFT   0

Shift value for GPIO_EXTIRISE

Definition at line 699 of file efr32bg21_gpio.h.

#define _GPIO_EXTIRISE_MASK   0x000000FFUL

Mask for GPIO_EXTIRISE

Definition at line 698 of file efr32bg21_gpio.h.

#define _GPIO_EXTIRISE_RESETVALUE   0x00000000UL

Default value for GPIO_EXTIRISE

Definition at line 697 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DCLKROUTE_MASK   0x000F0003UL

Mask for GPIO_FRC_DCLKROUTE

Definition at line 904 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DCLKROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_FRC_DCLKROUTE

Definition at line 911 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DCLKROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 910 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DCLKROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 909 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DCLKROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_FRC_DCLKROUTE

Definition at line 907 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DCLKROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 906 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DCLKROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 905 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DCLKROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_FRC_DCLKROUTE

Definition at line 903 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DFRAMEROUTE_MASK   0x000F0003UL

Mask for GPIO_FRC_DFRAMEROUTE

Definition at line 916 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DFRAMEROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_FRC_DFRAMEROUTE

Definition at line 923 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DFRAMEROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 922 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DFRAMEROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 921 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DFRAMEROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_FRC_DFRAMEROUTE

Definition at line 919 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DFRAMEROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 918 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DFRAMEROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 917 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DFRAMEROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_FRC_DFRAMEROUTE

Definition at line 915 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DOUTROUTE_MASK   0x000F0003UL

Mask for GPIO_FRC_DOUTROUTE

Definition at line 928 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DOUTROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_FRC_DOUTROUTE

Definition at line 935 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DOUTROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 934 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DOUTROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 933 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DOUTROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_FRC_DOUTROUTE

Definition at line 931 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DOUTROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 930 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DOUTROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 929 of file efr32bg21_gpio.h.

#define _GPIO_FRC_DOUTROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_FRC_DOUTROUTE

Definition at line 927 of file efr32bg21_gpio.h.

#define _GPIO_FRC_ROUTEEN_DCLKPEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_FRC_ROUTEEN

Definition at line 889 of file efr32bg21_gpio.h.

#define _GPIO_FRC_ROUTEEN_DCLKPEN_MASK   0x1UL

Bit mask for GPIO_DCLKPEN

Definition at line 888 of file efr32bg21_gpio.h.

#define _GPIO_FRC_ROUTEEN_DCLKPEN_SHIFT   0

Shift value for GPIO_DCLKPEN

Definition at line 887 of file efr32bg21_gpio.h.

#define _GPIO_FRC_ROUTEEN_DFRAMEPEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_FRC_ROUTEEN

Definition at line 894 of file efr32bg21_gpio.h.

#define _GPIO_FRC_ROUTEEN_DFRAMEPEN_MASK   0x2UL

Bit mask for GPIO_DFRAMEPEN

Definition at line 893 of file efr32bg21_gpio.h.

#define _GPIO_FRC_ROUTEEN_DFRAMEPEN_SHIFT   1

Shift value for GPIO_DFRAMEPEN

Definition at line 892 of file efr32bg21_gpio.h.

#define _GPIO_FRC_ROUTEEN_DOUTPEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_FRC_ROUTEEN

Definition at line 899 of file efr32bg21_gpio.h.

#define _GPIO_FRC_ROUTEEN_DOUTPEN_MASK   0x4UL

Bit mask for GPIO_DOUTPEN

Definition at line 898 of file efr32bg21_gpio.h.

#define _GPIO_FRC_ROUTEEN_DOUTPEN_SHIFT   2

Shift value for GPIO_DOUTPEN

Definition at line 897 of file efr32bg21_gpio.h.

#define _GPIO_FRC_ROUTEEN_MASK   0x00000007UL

Mask for GPIO_FRC_ROUTEEN

Definition at line 885 of file efr32bg21_gpio.h.

#define _GPIO_FRC_ROUTEEN_RESETVALUE   0x00000000UL

Default value for GPIO_FRC_ROUTEEN

Definition at line 884 of file efr32bg21_gpio.h.

#define _GPIO_GPIOLOCKSTATUS_LOCK_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_GPIOLOCKSTATUS

Definition at line 299 of file efr32bg21_gpio.h.

#define _GPIO_GPIOLOCKSTATUS_LOCK_LOCKED   0x00000001UL

Mode LOCKED for GPIO_GPIOLOCKSTATUS

Definition at line 301 of file efr32bg21_gpio.h.

#define _GPIO_GPIOLOCKSTATUS_LOCK_MASK   0x1UL

Bit mask for GPIO_LOCK

Definition at line 298 of file efr32bg21_gpio.h.

#define _GPIO_GPIOLOCKSTATUS_LOCK_SHIFT   0

Shift value for GPIO_LOCK

Definition at line 297 of file efr32bg21_gpio.h.

#define _GPIO_GPIOLOCKSTATUS_LOCK_UNLOCKED   0x00000000UL

Mode UNLOCKED for GPIO_GPIOLOCKSTATUS

Definition at line 300 of file efr32bg21_gpio.h.

#define _GPIO_GPIOLOCKSTATUS_MASK   0x00000001UL

Mask for GPIO_GPIOLOCKSTATUS

Definition at line 295 of file efr32bg21_gpio.h.

#define _GPIO_GPIOLOCKSTATUS_RESETVALUE   0x00000000UL

Default value for GPIO_GPIOLOCKSTATUS

Definition at line 294 of file efr32bg21_gpio.h.

#define _GPIO_I2C_ROUTEEN_MASK   0x00000003UL

Mask for GPIO_I2C_ROUTEEN

Definition at line 940 of file efr32bg21_gpio.h.

#define _GPIO_I2C_ROUTEEN_RESETVALUE   0x00000000UL

Default value for GPIO_I2C_ROUTEEN

Definition at line 939 of file efr32bg21_gpio.h.

#define _GPIO_I2C_ROUTEEN_SCLPEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_I2C_ROUTEEN

Definition at line 944 of file efr32bg21_gpio.h.

#define _GPIO_I2C_ROUTEEN_SCLPEN_MASK   0x1UL

Bit mask for GPIO_SCLPEN

Definition at line 943 of file efr32bg21_gpio.h.

#define _GPIO_I2C_ROUTEEN_SCLPEN_SHIFT   0

Shift value for GPIO_SCLPEN

Definition at line 942 of file efr32bg21_gpio.h.

#define _GPIO_I2C_ROUTEEN_SDAPEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_I2C_ROUTEEN

Definition at line 949 of file efr32bg21_gpio.h.

#define _GPIO_I2C_ROUTEEN_SDAPEN_MASK   0x2UL

Bit mask for GPIO_SDAPEN

Definition at line 948 of file efr32bg21_gpio.h.

#define _GPIO_I2C_ROUTEEN_SDAPEN_SHIFT   1

Shift value for GPIO_SDAPEN

Definition at line 947 of file efr32bg21_gpio.h.

#define _GPIO_I2C_SCLROUTE_MASK   0x000F0003UL

Mask for GPIO_I2C_SCLROUTE

Definition at line 954 of file efr32bg21_gpio.h.

#define _GPIO_I2C_SCLROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_I2C_SCLROUTE

Definition at line 961 of file efr32bg21_gpio.h.

#define _GPIO_I2C_SCLROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 960 of file efr32bg21_gpio.h.

#define _GPIO_I2C_SCLROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 959 of file efr32bg21_gpio.h.

Referenced by I2CSPM_Init().

#define _GPIO_I2C_SCLROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_I2C_SCLROUTE

Definition at line 957 of file efr32bg21_gpio.h.

#define _GPIO_I2C_SCLROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 956 of file efr32bg21_gpio.h.

#define _GPIO_I2C_SCLROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 955 of file efr32bg21_gpio.h.

Referenced by I2CSPM_Init().

#define _GPIO_I2C_SCLROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_I2C_SCLROUTE

Definition at line 953 of file efr32bg21_gpio.h.

#define _GPIO_I2C_SDAROUTE_MASK   0x000F0003UL

Mask for GPIO_I2C_SDAROUTE

Definition at line 966 of file efr32bg21_gpio.h.

#define _GPIO_I2C_SDAROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_I2C_SDAROUTE

Definition at line 973 of file efr32bg21_gpio.h.

#define _GPIO_I2C_SDAROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 972 of file efr32bg21_gpio.h.

#define _GPIO_I2C_SDAROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 971 of file efr32bg21_gpio.h.

Referenced by I2CSPM_Init().

#define _GPIO_I2C_SDAROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_I2C_SDAROUTE

Definition at line 969 of file efr32bg21_gpio.h.

#define _GPIO_I2C_SDAROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 968 of file efr32bg21_gpio.h.

#define _GPIO_I2C_SDAROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 967 of file efr32bg21_gpio.h.

Referenced by I2CSPM_Init().

#define _GPIO_I2C_SDAROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_I2C_SDAROUTE

Definition at line 965 of file efr32bg21_gpio.h.

#define _GPIO_IEN_EM4WUIEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_IEN

Definition at line 733 of file efr32bg21_gpio.h.

#define _GPIO_IEN_EM4WUIEN_MASK   0xFFFF0000UL

Bit mask for GPIO_EM4WUIEN

Definition at line 732 of file efr32bg21_gpio.h.

#define _GPIO_IEN_EM4WUIEN_SHIFT   16

Shift value for GPIO_EM4WUIEN

Definition at line 731 of file efr32bg21_gpio.h.

#define _GPIO_IEN_EXTIEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_IEN

Definition at line 729 of file efr32bg21_gpio.h.

#define _GPIO_IEN_EXTIEN_MASK   0xFFFFUL

Bit mask for GPIO_EXTIEN

Definition at line 728 of file efr32bg21_gpio.h.

#define _GPIO_IEN_EXTIEN_SHIFT   0

Shift value for GPIO_EXTIEN

Definition at line 727 of file efr32bg21_gpio.h.

#define _GPIO_IEN_MASK   0xFFFFFFFFUL

Mask for GPIO_IEN

Definition at line 726 of file efr32bg21_gpio.h.

#define _GPIO_IEN_RESETVALUE   0x00000000UL

Default value for GPIO_IEN

Definition at line 725 of file efr32bg21_gpio.h.

#define _GPIO_IF_EM4WU_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_IF

Definition at line 721 of file efr32bg21_gpio.h.

#define _GPIO_IF_EM4WU_MASK   0xFFFF0000UL

Bit mask for GPIO_EM4WU

Definition at line 720 of file efr32bg21_gpio.h.

Referenced by GPIO_EM4GetPinWakeupCause().

#define _GPIO_IF_EM4WU_SHIFT   16

Shift value for GPIO_EM4WU

Definition at line 719 of file efr32bg21_gpio.h.

#define _GPIO_IF_EXT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_IF

Definition at line 717 of file efr32bg21_gpio.h.

#define _GPIO_IF_EXT_MASK   0xFFFFUL

Bit mask for GPIO_EXT

Definition at line 716 of file efr32bg21_gpio.h.

#define _GPIO_IF_EXT_SHIFT   0

Shift value for GPIO_EXT

Definition at line 715 of file efr32bg21_gpio.h.

#define _GPIO_IF_MASK   0xFFFFFFFFUL

Mask for GPIO_IF

Definition at line 714 of file efr32bg21_gpio.h.

#define _GPIO_IF_RESETVALUE   0x00000000UL

Default value for GPIO_IF

Definition at line 713 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT0ROUTE_MASK   0x000F0003UL

Mask for GPIO_LETIMER_OUT0ROUTE

Definition at line 992 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT0ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_LETIMER_OUT0ROUTE

Definition at line 999 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT0ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 998 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT0ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 997 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT0ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_LETIMER_OUT0ROUTE

Definition at line 995 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT0ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 994 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT0ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 993 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT0ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_LETIMER_OUT0ROUTE

Definition at line 991 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT1ROUTE_MASK   0x000F0003UL

Mask for GPIO_LETIMER_OUT1ROUTE

Definition at line 1004 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT1ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_LETIMER_OUT1ROUTE

Definition at line 1011 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT1ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1010 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT1ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1009 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT1ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_LETIMER_OUT1ROUTE

Definition at line 1007 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT1ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1006 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT1ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1005 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_OUT1ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_LETIMER_OUT1ROUTE

Definition at line 1003 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_ROUTEEN_MASK   0x00000003UL

Mask for GPIO_LETIMER_ROUTEEN

Definition at line 978 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_ROUTEEN_OUT0PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_LETIMER_ROUTEEN

Definition at line 982 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_ROUTEEN_OUT0PEN_MASK   0x1UL

Bit mask for GPIO_OUT0PEN

Definition at line 981 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_ROUTEEN_OUT0PEN_SHIFT   0

Shift value for GPIO_OUT0PEN

Definition at line 980 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_ROUTEEN_OUT1PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_LETIMER_ROUTEEN

Definition at line 987 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_ROUTEEN_OUT1PEN_MASK   0x2UL

Bit mask for GPIO_OUT1PEN

Definition at line 986 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_ROUTEEN_OUT1PEN_SHIFT   1

Shift value for GPIO_OUT1PEN

Definition at line 985 of file efr32bg21_gpio.h.

#define _GPIO_LETIMER_ROUTEEN_RESETVALUE   0x00000000UL

Default value for GPIO_LETIMER_ROUTEEN

Definition at line 977 of file efr32bg21_gpio.h.

#define _GPIO_LOCK_LOCKKEY_DEFAULT   0x0000A534UL

Mode DEFAULT for GPIO_LOCK

Definition at line 288 of file efr32bg21_gpio.h.

#define _GPIO_LOCK_LOCKKEY_MASK   0xFFFFUL

Bit mask for GPIO_LOCKKEY

Definition at line 287 of file efr32bg21_gpio.h.

#define _GPIO_LOCK_LOCKKEY_SHIFT   0

Shift value for GPIO_LOCKKEY

Definition at line 286 of file efr32bg21_gpio.h.

#define _GPIO_LOCK_LOCKKEY_UNLOCK   0x0000A534UL

Mode UNLOCK for GPIO_LOCK

Definition at line 289 of file efr32bg21_gpio.h.

#define _GPIO_LOCK_MASK   0x0000FFFFUL

Mask for GPIO_LOCK

Definition at line 285 of file efr32bg21_gpio.h.

#define _GPIO_LOCK_RESETVALUE   0x0000A534UL

Default value for GPIO_LOCK

Definition at line 284 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT0ROUTE_MASK   0x000F0003UL

Mask for GPIO_MODEM_ANT0ROUTE

Definition at line 1040 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT0ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_MODEM_ANT0ROUTE

Definition at line 1047 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT0ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1046 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT0ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1045 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT0ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_MODEM_ANT0ROUTE

Definition at line 1043 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT0ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1042 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT0ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1041 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT0ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_MODEM_ANT0ROUTE

Definition at line 1039 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT1ROUTE_MASK   0x000F0003UL

Mask for GPIO_MODEM_ANT1ROUTE

Definition at line 1052 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT1ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_MODEM_ANT1ROUTE

Definition at line 1059 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT1ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1058 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT1ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1057 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT1ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_MODEM_ANT1ROUTE

Definition at line 1055 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT1ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1054 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT1ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1053 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ANT1ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_MODEM_ANT1ROUTE

Definition at line 1051 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DCLKROUTE_MASK   0x000F0003UL

Mask for GPIO_MODEM_DCLKROUTE

Definition at line 1064 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DCLKROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_MODEM_DCLKROUTE

Definition at line 1071 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DCLKROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1070 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DCLKROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1069 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DCLKROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_MODEM_DCLKROUTE

Definition at line 1067 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DCLKROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1066 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DCLKROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1065 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DCLKROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_MODEM_DCLKROUTE

Definition at line 1063 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DINROUTE_MASK   0x000F0003UL

Mask for GPIO_MODEM_DINROUTE

Definition at line 1076 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DINROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_MODEM_DINROUTE

Definition at line 1083 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DINROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1082 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DINROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1081 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DINROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_MODEM_DINROUTE

Definition at line 1079 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DINROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1078 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DINROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1077 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DINROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_MODEM_DINROUTE

Definition at line 1075 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DOUTROUTE_MASK   0x000F0003UL

Mask for GPIO_MODEM_DOUTROUTE

Definition at line 1088 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DOUTROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_MODEM_DOUTROUTE

Definition at line 1095 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DOUTROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1094 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DOUTROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1093 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DOUTROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_MODEM_DOUTROUTE

Definition at line 1091 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DOUTROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1090 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DOUTROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1089 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_DOUTROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_MODEM_DOUTROUTE

Definition at line 1087 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ROUTEEN_ANT0PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_MODEM_ROUTEEN

Definition at line 1020 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ROUTEEN_ANT0PEN_MASK   0x1UL

Bit mask for GPIO_ANT0PEN

Definition at line 1019 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ROUTEEN_ANT0PEN_SHIFT   0

Shift value for GPIO_ANT0PEN

Definition at line 1018 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ROUTEEN_ANT1PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_MODEM_ROUTEEN

Definition at line 1025 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ROUTEEN_ANT1PEN_MASK   0x2UL

Bit mask for GPIO_ANT1PEN

Definition at line 1024 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ROUTEEN_ANT1PEN_SHIFT   1

Shift value for GPIO_ANT1PEN

Definition at line 1023 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ROUTEEN_DCLKPEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_MODEM_ROUTEEN

Definition at line 1030 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ROUTEEN_DCLKPEN_MASK   0x4UL

Bit mask for GPIO_DCLKPEN

Definition at line 1029 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ROUTEEN_DCLKPEN_SHIFT   2

Shift value for GPIO_DCLKPEN

Definition at line 1028 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ROUTEEN_DOUTPEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_MODEM_ROUTEEN

Definition at line 1035 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ROUTEEN_DOUTPEN_MASK   0x8UL

Bit mask for GPIO_DOUTPEN

Definition at line 1034 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ROUTEEN_DOUTPEN_SHIFT   3

Shift value for GPIO_DOUTPEN

Definition at line 1033 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ROUTEEN_MASK   0x0000000FUL

Mask for GPIO_MODEM_ROUTEEN

Definition at line 1016 of file efr32bg21_gpio.h.

#define _GPIO_MODEM_ROUTEEN_RESETVALUE   0x00000000UL

Default value for GPIO_MODEM_ROUTEEN

Definition at line 1015 of file efr32bg21_gpio.h.

#define _GPIO_P_CTRL_DINDIS_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_P_CTRL

Definition at line 61 of file efr32bg21_gpio_port.h.

#define _GPIO_P_CTRL_DINDIS_MASK   0x1000UL

Bit mask for GPIO_DINDIS

Definition at line 60 of file efr32bg21_gpio_port.h.

#define _GPIO_P_CTRL_DINDIS_SHIFT   12

Shift value for GPIO_DINDIS

Definition at line 59 of file efr32bg21_gpio_port.h.

#define _GPIO_P_CTRL_DINDISALT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_P_CTRL

Definition at line 70 of file efr32bg21_gpio_port.h.

#define _GPIO_P_CTRL_DINDISALT_MASK   0x10000000UL

Bit mask for GPIO_DINDISALT

Definition at line 69 of file efr32bg21_gpio_port.h.

#define _GPIO_P_CTRL_DINDISALT_SHIFT   28

Shift value for GPIO_DINDISALT

Definition at line 68 of file efr32bg21_gpio_port.h.

#define _GPIO_P_CTRL_MASK   0x10701070UL

Mask for GPIO_P_CTRL

Definition at line 53 of file efr32bg21_gpio_port.h.

#define _GPIO_P_CTRL_RESETVALUE   0x00400040UL

Default value for GPIO_P_CTRL

Definition at line 52 of file efr32bg21_gpio_port.h.

Referenced by CHIP_Init().

#define _GPIO_P_CTRL_SLEWRATE_DEFAULT   0x00000004UL

Mode DEFAULT for GPIO_P_CTRL

Definition at line 56 of file efr32bg21_gpio_port.h.

#define _GPIO_P_CTRL_SLEWRATE_MASK   0x70UL

Bit mask for GPIO_SLEWRATE

Definition at line 55 of file efr32bg21_gpio_port.h.

Referenced by CHIP_Init(), and GPIO_SlewrateSet().

#define _GPIO_P_CTRL_SLEWRATE_SHIFT   4

Shift value for GPIO_SLEWRATE

Definition at line 54 of file efr32bg21_gpio_port.h.

Referenced by CHIP_Init(), and GPIO_SlewrateSet().

#define _GPIO_P_CTRL_SLEWRATEALT_DEFAULT   0x00000004UL

Mode DEFAULT for GPIO_P_CTRL

Definition at line 65 of file efr32bg21_gpio_port.h.

#define _GPIO_P_CTRL_SLEWRATEALT_MASK   0x700000UL

Bit mask for GPIO_SLEWRATEALT

Definition at line 64 of file efr32bg21_gpio_port.h.

Referenced by CHIP_Init(), and GPIO_SlewrateSet().

#define _GPIO_P_CTRL_SLEWRATEALT_SHIFT   20

Shift value for GPIO_SLEWRATEALT

Definition at line 63 of file efr32bg21_gpio_port.h.

Referenced by CHIP_Init(), and GPIO_SlewrateSet().

#define _GPIO_P_DIN_DIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_P_DIN

Definition at line 342 of file efr32bg21_gpio_port.h.

#define _GPIO_P_DIN_DIN_MASK   0x7FUL

Bit mask for GPIO_DIN

Definition at line 341 of file efr32bg21_gpio_port.h.

#define _GPIO_P_DIN_DIN_SHIFT   0

Shift value for GPIO_DIN

Definition at line 340 of file efr32bg21_gpio_port.h.

#define _GPIO_P_DIN_MASK   0x0000007FUL

Mask for GPIO_P_DIN

Definition at line 339 of file efr32bg21_gpio_port.h.

#define _GPIO_P_DIN_RESETVALUE   0x00000000UL

Default value for GPIO_P_DIN

Definition at line 338 of file efr32bg21_gpio_port.h.

#define _GPIO_P_DOUT_DOUT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_P_DOUT

Definition at line 334 of file efr32bg21_gpio_port.h.

#define _GPIO_P_DOUT_DOUT_MASK   0x7FUL

Bit mask for GPIO_DOUT

Definition at line 333 of file efr32bg21_gpio_port.h.

#define _GPIO_P_DOUT_DOUT_SHIFT   0

Shift value for GPIO_DOUT

Definition at line 332 of file efr32bg21_gpio_port.h.

#define _GPIO_P_DOUT_MASK   0x0000007FUL

Mask for GPIO_P_DOUT

Definition at line 331 of file efr32bg21_gpio_port.h.

#define _GPIO_P_DOUT_RESETVALUE   0x00000000UL

Default value for GPIO_P_DOUT

Definition at line 330 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MASK   0x0FFFFFFFUL

Mask for GPIO_P_MODEL

Definition at line 75 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_P_MODEL

Definition at line 78 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_DISABLED   0x00000000UL

Mode DISABLED for GPIO_P_MODEL

Definition at line 79 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_INPUT   0x00000001UL

Mode INPUT for GPIO_P_MODEL

Definition at line 80 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_INPUTPULL   0x00000002UL

Mode INPUTPULL for GPIO_P_MODEL

Definition at line 81 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_INPUTPULLFILTER   0x00000003UL

Mode INPUTPULLFILTER for GPIO_P_MODEL

Definition at line 82 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_MASK   0xFUL

Bit mask for GPIO_MODE0

Definition at line 77 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_PUSHPULL   0x00000004UL

Mode PUSHPULL for GPIO_P_MODEL

Definition at line 83 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_PUSHPULLALT   0x00000005UL

Mode PUSHPULLALT for GPIO_P_MODEL

Definition at line 84 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_SHIFT   0

Shift value for GPIO_MODE0

Definition at line 76 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_WIREDAND   0x00000008UL

Mode WIREDAND for GPIO_P_MODEL

Definition at line 87 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_WIREDANDALT   0x0000000CUL

Mode WIREDANDALT for GPIO_P_MODEL

Definition at line 91 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_WIREDANDALTFILTER   0x0000000DUL

Mode WIREDANDALTFILTER for GPIO_P_MODEL

Definition at line 92 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_WIREDANDALTPULLUP   0x0000000EUL

Mode WIREDANDALTPULLUP for GPIO_P_MODEL

Definition at line 93 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_WIREDANDALTPULLUPFILTER   0x0000000FUL

Mode WIREDANDALTPULLUPFILTER for GPIO_P_MODEL

Definition at line 94 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_WIREDANDFILTER   0x00000009UL

Mode WIREDANDFILTER for GPIO_P_MODEL

Definition at line 88 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_WIREDANDPULLUP   0x0000000AUL

Mode WIREDANDPULLUP for GPIO_P_MODEL

Definition at line 89 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_WIREDANDPULLUPFILTER   0x0000000BUL

Mode WIREDANDPULLUPFILTER for GPIO_P_MODEL

Definition at line 90 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_WIREDOR   0x00000006UL

Mode WIREDOR for GPIO_P_MODEL

Definition at line 85 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE0_WIREDORPULLDOWN   0x00000007UL

Mode WIREDORPULLDOWN for GPIO_P_MODEL

Definition at line 86 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_P_MODEL

Definition at line 114 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_DISABLED   0x00000000UL

Mode DISABLED for GPIO_P_MODEL

Definition at line 115 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_INPUT   0x00000001UL

Mode INPUT for GPIO_P_MODEL

Definition at line 116 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_INPUTPULL   0x00000002UL

Mode INPUTPULL for GPIO_P_MODEL

Definition at line 117 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_INPUTPULLFILTER   0x00000003UL

Mode INPUTPULLFILTER for GPIO_P_MODEL

Definition at line 118 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_MASK   0xF0UL

Bit mask for GPIO_MODE1

Definition at line 113 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_PUSHPULL   0x00000004UL

Mode PUSHPULL for GPIO_P_MODEL

Definition at line 119 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_PUSHPULLALT   0x00000005UL

Mode PUSHPULLALT for GPIO_P_MODEL

Definition at line 120 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_SHIFT   4

Shift value for GPIO_MODE1

Definition at line 112 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_WIREDAND   0x00000008UL

Mode WIREDAND for GPIO_P_MODEL

Definition at line 123 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_WIREDANDALT   0x0000000CUL

Mode WIREDANDALT for GPIO_P_MODEL

Definition at line 127 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_WIREDANDALTFILTER   0x0000000DUL

Mode WIREDANDALTFILTER for GPIO_P_MODEL

Definition at line 128 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_WIREDANDALTPULLUP   0x0000000EUL

Mode WIREDANDALTPULLUP for GPIO_P_MODEL

Definition at line 129 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_WIREDANDALTPULLUPFILTER   0x0000000FUL

Mode WIREDANDALTPULLUPFILTER for GPIO_P_MODEL

Definition at line 130 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_WIREDANDFILTER   0x00000009UL

Mode WIREDANDFILTER for GPIO_P_MODEL

Definition at line 124 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_WIREDANDPULLUP   0x0000000AUL

Mode WIREDANDPULLUP for GPIO_P_MODEL

Definition at line 125 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_WIREDANDPULLUPFILTER   0x0000000BUL

Mode WIREDANDPULLUPFILTER for GPIO_P_MODEL

Definition at line 126 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_WIREDOR   0x00000006UL

Mode WIREDOR for GPIO_P_MODEL

Definition at line 121 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE1_WIREDORPULLDOWN   0x00000007UL

Mode WIREDORPULLDOWN for GPIO_P_MODEL

Definition at line 122 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_P_MODEL

Definition at line 150 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_DISABLED   0x00000000UL

Mode DISABLED for GPIO_P_MODEL

Definition at line 151 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_INPUT   0x00000001UL

Mode INPUT for GPIO_P_MODEL

Definition at line 152 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_INPUTPULL   0x00000002UL

Mode INPUTPULL for GPIO_P_MODEL

Definition at line 153 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_INPUTPULLFILTER   0x00000003UL

Mode INPUTPULLFILTER for GPIO_P_MODEL

Definition at line 154 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_MASK   0xF00UL

Bit mask for GPIO_MODE2

Definition at line 149 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_PUSHPULL   0x00000004UL

Mode PUSHPULL for GPIO_P_MODEL

Definition at line 155 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_PUSHPULLALT   0x00000005UL

Mode PUSHPULLALT for GPIO_P_MODEL

Definition at line 156 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_SHIFT   8

Shift value for GPIO_MODE2

Definition at line 148 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_WIREDAND   0x00000008UL

Mode WIREDAND for GPIO_P_MODEL

Definition at line 159 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_WIREDANDALT   0x0000000CUL

Mode WIREDANDALT for GPIO_P_MODEL

Definition at line 163 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_WIREDANDALTFILTER   0x0000000DUL

Mode WIREDANDALTFILTER for GPIO_P_MODEL

Definition at line 164 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_WIREDANDALTPULLUP   0x0000000EUL

Mode WIREDANDALTPULLUP for GPIO_P_MODEL

Definition at line 165 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_WIREDANDALTPULLUPFILTER   0x0000000FUL

Mode WIREDANDALTPULLUPFILTER for GPIO_P_MODEL

Definition at line 166 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_WIREDANDFILTER   0x00000009UL

Mode WIREDANDFILTER for GPIO_P_MODEL

Definition at line 160 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_WIREDANDPULLUP   0x0000000AUL

Mode WIREDANDPULLUP for GPIO_P_MODEL

Definition at line 161 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_WIREDANDPULLUPFILTER   0x0000000BUL

Mode WIREDANDPULLUPFILTER for GPIO_P_MODEL

Definition at line 162 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_WIREDOR   0x00000006UL

Mode WIREDOR for GPIO_P_MODEL

Definition at line 157 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE2_WIREDORPULLDOWN   0x00000007UL

Mode WIREDORPULLDOWN for GPIO_P_MODEL

Definition at line 158 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_P_MODEL

Definition at line 186 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_DISABLED   0x00000000UL

Mode DISABLED for GPIO_P_MODEL

Definition at line 187 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_INPUT   0x00000001UL

Mode INPUT for GPIO_P_MODEL

Definition at line 188 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_INPUTPULL   0x00000002UL

Mode INPUTPULL for GPIO_P_MODEL

Definition at line 189 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_INPUTPULLFILTER   0x00000003UL

Mode INPUTPULLFILTER for GPIO_P_MODEL

Definition at line 190 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_MASK   0xF000UL

Bit mask for GPIO_MODE3

Definition at line 185 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_PUSHPULL   0x00000004UL

Mode PUSHPULL for GPIO_P_MODEL

Definition at line 191 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_PUSHPULLALT   0x00000005UL

Mode PUSHPULLALT for GPIO_P_MODEL

Definition at line 192 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_SHIFT   12

Shift value for GPIO_MODE3

Definition at line 184 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_WIREDAND   0x00000008UL

Mode WIREDAND for GPIO_P_MODEL

Definition at line 195 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_WIREDANDALT   0x0000000CUL

Mode WIREDANDALT for GPIO_P_MODEL

Definition at line 199 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_WIREDANDALTFILTER   0x0000000DUL

Mode WIREDANDALTFILTER for GPIO_P_MODEL

Definition at line 200 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_WIREDANDALTPULLUP   0x0000000EUL

Mode WIREDANDALTPULLUP for GPIO_P_MODEL

Definition at line 201 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_WIREDANDALTPULLUPFILTER   0x0000000FUL

Mode WIREDANDALTPULLUPFILTER for GPIO_P_MODEL

Definition at line 202 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_WIREDANDFILTER   0x00000009UL

Mode WIREDANDFILTER for GPIO_P_MODEL

Definition at line 196 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_WIREDANDPULLUP   0x0000000AUL

Mode WIREDANDPULLUP for GPIO_P_MODEL

Definition at line 197 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_WIREDANDPULLUPFILTER   0x0000000BUL

Mode WIREDANDPULLUPFILTER for GPIO_P_MODEL

Definition at line 198 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_WIREDOR   0x00000006UL

Mode WIREDOR for GPIO_P_MODEL

Definition at line 193 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE3_WIREDORPULLDOWN   0x00000007UL

Mode WIREDORPULLDOWN for GPIO_P_MODEL

Definition at line 194 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_P_MODEL

Definition at line 222 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_DISABLED   0x00000000UL

Mode DISABLED for GPIO_P_MODEL

Definition at line 223 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_INPUT   0x00000001UL

Mode INPUT for GPIO_P_MODEL

Definition at line 224 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_INPUTPULL   0x00000002UL

Mode INPUTPULL for GPIO_P_MODEL

Definition at line 225 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_INPUTPULLFILTER   0x00000003UL

Mode INPUTPULLFILTER for GPIO_P_MODEL

Definition at line 226 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_MASK   0xF0000UL

Bit mask for GPIO_MODE4

Definition at line 221 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_PUSHPULL   0x00000004UL

Mode PUSHPULL for GPIO_P_MODEL

Definition at line 227 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_PUSHPULLALT   0x00000005UL

Mode PUSHPULLALT for GPIO_P_MODEL

Definition at line 228 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_SHIFT   16

Shift value for GPIO_MODE4

Definition at line 220 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_WIREDAND   0x00000008UL

Mode WIREDAND for GPIO_P_MODEL

Definition at line 231 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_WIREDANDALT   0x0000000CUL

Mode WIREDANDALT for GPIO_P_MODEL

Definition at line 235 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_WIREDANDALTFILTER   0x0000000DUL

Mode WIREDANDALTFILTER for GPIO_P_MODEL

Definition at line 236 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_WIREDANDALTPULLUP   0x0000000EUL

Mode WIREDANDALTPULLUP for GPIO_P_MODEL

Definition at line 237 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_WIREDANDALTPULLUPFILTER   0x0000000FUL

Mode WIREDANDALTPULLUPFILTER for GPIO_P_MODEL

Definition at line 238 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_WIREDANDFILTER   0x00000009UL

Mode WIREDANDFILTER for GPIO_P_MODEL

Definition at line 232 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_WIREDANDPULLUP   0x0000000AUL

Mode WIREDANDPULLUP for GPIO_P_MODEL

Definition at line 233 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_WIREDANDPULLUPFILTER   0x0000000BUL

Mode WIREDANDPULLUPFILTER for GPIO_P_MODEL

Definition at line 234 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_WIREDOR   0x00000006UL

Mode WIREDOR for GPIO_P_MODEL

Definition at line 229 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE4_WIREDORPULLDOWN   0x00000007UL

Mode WIREDORPULLDOWN for GPIO_P_MODEL

Definition at line 230 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_P_MODEL

Definition at line 258 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_DISABLED   0x00000000UL

Mode DISABLED for GPIO_P_MODEL

Definition at line 259 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_INPUT   0x00000001UL

Mode INPUT for GPIO_P_MODEL

Definition at line 260 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_INPUTPULL   0x00000002UL

Mode INPUTPULL for GPIO_P_MODEL

Definition at line 261 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_INPUTPULLFILTER   0x00000003UL

Mode INPUTPULLFILTER for GPIO_P_MODEL

Definition at line 262 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_MASK   0xF00000UL

Bit mask for GPIO_MODE5

Definition at line 257 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_PUSHPULL   0x00000004UL

Mode PUSHPULL for GPIO_P_MODEL

Definition at line 263 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_PUSHPULLALT   0x00000005UL

Mode PUSHPULLALT for GPIO_P_MODEL

Definition at line 264 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_SHIFT   20

Shift value for GPIO_MODE5

Definition at line 256 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_WIREDAND   0x00000008UL

Mode WIREDAND for GPIO_P_MODEL

Definition at line 267 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_WIREDANDALT   0x0000000CUL

Mode WIREDANDALT for GPIO_P_MODEL

Definition at line 271 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_WIREDANDALTFILTER   0x0000000DUL

Mode WIREDANDALTFILTER for GPIO_P_MODEL

Definition at line 272 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_WIREDANDALTPULLUP   0x0000000EUL

Mode WIREDANDALTPULLUP for GPIO_P_MODEL

Definition at line 273 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_WIREDANDALTPULLUPFILTER   0x0000000FUL

Mode WIREDANDALTPULLUPFILTER for GPIO_P_MODEL

Definition at line 274 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_WIREDANDFILTER   0x00000009UL

Mode WIREDANDFILTER for GPIO_P_MODEL

Definition at line 268 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_WIREDANDPULLUP   0x0000000AUL

Mode WIREDANDPULLUP for GPIO_P_MODEL

Definition at line 269 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_WIREDANDPULLUPFILTER   0x0000000BUL

Mode WIREDANDPULLUPFILTER for GPIO_P_MODEL

Definition at line 270 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_WIREDOR   0x00000006UL

Mode WIREDOR for GPIO_P_MODEL

Definition at line 265 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE5_WIREDORPULLDOWN   0x00000007UL

Mode WIREDORPULLDOWN for GPIO_P_MODEL

Definition at line 266 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_P_MODEL

Definition at line 294 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_DISABLED   0x00000000UL

Mode DISABLED for GPIO_P_MODEL

Definition at line 295 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_INPUT   0x00000001UL

Mode INPUT for GPIO_P_MODEL

Definition at line 296 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_INPUTPULL   0x00000002UL

Mode INPUTPULL for GPIO_P_MODEL

Definition at line 297 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_INPUTPULLFILTER   0x00000003UL

Mode INPUTPULLFILTER for GPIO_P_MODEL

Definition at line 298 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_MASK   0xF000000UL

Bit mask for GPIO_MODE6

Definition at line 293 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_PUSHPULL   0x00000004UL

Mode PUSHPULL for GPIO_P_MODEL

Definition at line 299 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_PUSHPULLALT   0x00000005UL

Mode PUSHPULLALT for GPIO_P_MODEL

Definition at line 300 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_SHIFT   24

Shift value for GPIO_MODE6

Definition at line 292 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_WIREDAND   0x00000008UL

Mode WIREDAND for GPIO_P_MODEL

Definition at line 303 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_WIREDANDALT   0x0000000CUL

Mode WIREDANDALT for GPIO_P_MODEL

Definition at line 307 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_WIREDANDALTFILTER   0x0000000DUL

Mode WIREDANDALTFILTER for GPIO_P_MODEL

Definition at line 308 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_WIREDANDALTPULLUP   0x0000000EUL

Mode WIREDANDALTPULLUP for GPIO_P_MODEL

Definition at line 309 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_WIREDANDALTPULLUPFILTER   0x0000000FUL

Mode WIREDANDALTPULLUPFILTER for GPIO_P_MODEL

Definition at line 310 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_WIREDANDFILTER   0x00000009UL

Mode WIREDANDFILTER for GPIO_P_MODEL

Definition at line 304 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_WIREDANDPULLUP   0x0000000AUL

Mode WIREDANDPULLUP for GPIO_P_MODEL

Definition at line 305 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_WIREDANDPULLUPFILTER   0x0000000BUL

Mode WIREDANDPULLUPFILTER for GPIO_P_MODEL

Definition at line 306 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_WIREDOR   0x00000006UL

Mode WIREDOR for GPIO_P_MODEL

Definition at line 301 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_MODE6_WIREDORPULLDOWN   0x00000007UL

Mode WIREDORPULLDOWN for GPIO_P_MODEL

Definition at line 302 of file efr32bg21_gpio_port.h.

#define _GPIO_P_MODEL_RESETVALUE   0x00000000UL

Default value for GPIO_P_MODEL

Definition at line 74 of file efr32bg21_gpio_port.h.

#define _GPIO_PRS_ASYNCH0ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_ASYNCH0ROUTE

Definition at line 1184 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH0ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH0ROUTE

Definition at line 1191 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH0ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1190 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH0ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1189 of file efr32bg21_gpio.h.

Referenced by PRS_PinOutput().

#define _GPIO_PRS_ASYNCH0ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH0ROUTE

Definition at line 1187 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH0ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1186 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH0ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1185 of file efr32bg21_gpio.h.

Referenced by PRS_PinOutput().

#define _GPIO_PRS_ASYNCH0ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_ASYNCH0ROUTE

Definition at line 1183 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH10ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_ASYNCH10ROUTE

Definition at line 1304 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH10ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH10ROUTE

Definition at line 1311 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH10ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1310 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH10ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1309 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH10ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH10ROUTE

Definition at line 1307 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH10ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1306 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH10ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1305 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH10ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_ASYNCH10ROUTE

Definition at line 1303 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH11ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_ASYNCH11ROUTE

Definition at line 1316 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH11ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH11ROUTE

Definition at line 1323 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH11ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1322 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH11ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1321 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH11ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH11ROUTE

Definition at line 1319 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH11ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1318 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH11ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1317 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH11ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_ASYNCH11ROUTE

Definition at line 1315 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH1ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_ASYNCH1ROUTE

Definition at line 1196 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH1ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH1ROUTE

Definition at line 1203 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH1ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1202 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH1ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1201 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH1ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH1ROUTE

Definition at line 1199 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH1ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1198 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH1ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1197 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH1ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_ASYNCH1ROUTE

Definition at line 1195 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH2ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_ASYNCH2ROUTE

Definition at line 1208 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH2ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH2ROUTE

Definition at line 1215 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH2ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1214 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH2ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1213 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH2ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH2ROUTE

Definition at line 1211 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH2ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1210 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH2ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1209 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH2ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_ASYNCH2ROUTE

Definition at line 1207 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH3ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_ASYNCH3ROUTE

Definition at line 1220 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH3ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH3ROUTE

Definition at line 1227 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH3ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1226 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH3ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1225 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH3ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH3ROUTE

Definition at line 1223 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH3ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1222 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH3ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1221 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH3ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_ASYNCH3ROUTE

Definition at line 1219 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH4ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_ASYNCH4ROUTE

Definition at line 1232 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH4ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH4ROUTE

Definition at line 1239 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH4ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1238 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH4ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1237 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH4ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH4ROUTE

Definition at line 1235 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH4ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1234 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH4ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1233 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH4ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_ASYNCH4ROUTE

Definition at line 1231 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH5ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_ASYNCH5ROUTE

Definition at line 1244 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH5ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH5ROUTE

Definition at line 1251 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH5ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1250 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH5ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1249 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH5ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH5ROUTE

Definition at line 1247 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH5ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1246 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH5ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1245 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH5ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_ASYNCH5ROUTE

Definition at line 1243 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH6ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_ASYNCH6ROUTE

Definition at line 1256 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH6ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH6ROUTE

Definition at line 1263 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH6ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1262 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH6ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1261 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH6ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH6ROUTE

Definition at line 1259 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH6ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1258 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH6ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1257 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH6ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_ASYNCH6ROUTE

Definition at line 1255 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH7ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_ASYNCH7ROUTE

Definition at line 1268 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH7ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH7ROUTE

Definition at line 1275 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH7ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1274 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH7ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1273 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH7ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH7ROUTE

Definition at line 1271 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH7ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1270 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH7ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1269 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH7ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_ASYNCH7ROUTE

Definition at line 1267 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH8ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_ASYNCH8ROUTE

Definition at line 1280 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH8ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH8ROUTE

Definition at line 1287 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH8ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1286 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH8ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1285 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH8ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH8ROUTE

Definition at line 1283 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH8ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1282 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH8ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1281 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH8ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_ASYNCH8ROUTE

Definition at line 1279 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH9ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_ASYNCH9ROUTE

Definition at line 1292 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH9ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH9ROUTE

Definition at line 1299 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH9ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1298 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH9ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1297 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH9ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ASYNCH9ROUTE

Definition at line 1295 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH9ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1294 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH9ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1293 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ASYNCH9ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_ASYNCH9ROUTE

Definition at line 1291 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH0PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1104 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH0PEN_MASK   0x1UL

Bit mask for GPIO_ASYNCH0PEN

Definition at line 1103 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH0PEN_SHIFT   0

Shift value for GPIO_ASYNCH0PEN

Definition at line 1102 of file efr32bg21_gpio.h.

Referenced by PRS_PinOutput().

#define _GPIO_PRS_ROUTEEN_ASYNCH10PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1154 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH10PEN_MASK   0x400UL

Bit mask for GPIO_ASYNCH10PEN

Definition at line 1153 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH10PEN_SHIFT   10

Shift value for GPIO_ASYNCH10PEN

Definition at line 1152 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH11PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1159 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH11PEN_MASK   0x800UL

Bit mask for GPIO_ASYNCH11PEN

Definition at line 1158 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH11PEN_SHIFT   11

Shift value for GPIO_ASYNCH11PEN

Definition at line 1157 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH1PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1109 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH1PEN_MASK   0x2UL

Bit mask for GPIO_ASYNCH1PEN

Definition at line 1108 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH1PEN_SHIFT   1

Shift value for GPIO_ASYNCH1PEN

Definition at line 1107 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH2PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1114 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH2PEN_MASK   0x4UL

Bit mask for GPIO_ASYNCH2PEN

Definition at line 1113 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH2PEN_SHIFT   2

Shift value for GPIO_ASYNCH2PEN

Definition at line 1112 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH3PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1119 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH3PEN_MASK   0x8UL

Bit mask for GPIO_ASYNCH3PEN

Definition at line 1118 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH3PEN_SHIFT   3

Shift value for GPIO_ASYNCH3PEN

Definition at line 1117 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH4PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1124 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH4PEN_MASK   0x10UL

Bit mask for GPIO_ASYNCH4PEN

Definition at line 1123 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH4PEN_SHIFT   4

Shift value for GPIO_ASYNCH4PEN

Definition at line 1122 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH5PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1129 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH5PEN_MASK   0x20UL

Bit mask for GPIO_ASYNCH5PEN

Definition at line 1128 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH5PEN_SHIFT   5

Shift value for GPIO_ASYNCH5PEN

Definition at line 1127 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH6PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1134 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH6PEN_MASK   0x40UL

Bit mask for GPIO_ASYNCH6PEN

Definition at line 1133 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH6PEN_SHIFT   6

Shift value for GPIO_ASYNCH6PEN

Definition at line 1132 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH7PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1139 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH7PEN_MASK   0x80UL

Bit mask for GPIO_ASYNCH7PEN

Definition at line 1138 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH7PEN_SHIFT   7

Shift value for GPIO_ASYNCH7PEN

Definition at line 1137 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH8PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1144 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH8PEN_MASK   0x100UL

Bit mask for GPIO_ASYNCH8PEN

Definition at line 1143 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH8PEN_SHIFT   8

Shift value for GPIO_ASYNCH8PEN

Definition at line 1142 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH9PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1149 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH9PEN_MASK   0x200UL

Bit mask for GPIO_ASYNCH9PEN

Definition at line 1148 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_ASYNCH9PEN_SHIFT   9

Shift value for GPIO_ASYNCH9PEN

Definition at line 1147 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_MASK   0x0000FFFFUL

Mask for GPIO_PRS_ROUTEEN

Definition at line 1100 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_ROUTEEN

Definition at line 1099 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_SYNCH0PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1164 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_SYNCH0PEN_MASK   0x1000UL

Bit mask for GPIO_SYNCH0PEN

Definition at line 1163 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_SYNCH0PEN_SHIFT   12

Shift value for GPIO_SYNCH0PEN

Definition at line 1162 of file efr32bg21_gpio.h.

Referenced by PRS_PinOutput().

#define _GPIO_PRS_ROUTEEN_SYNCH1PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1169 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_SYNCH1PEN_MASK   0x2000UL

Bit mask for GPIO_SYNCH1PEN

Definition at line 1168 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_SYNCH1PEN_SHIFT   13

Shift value for GPIO_SYNCH1PEN

Definition at line 1167 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_SYNCH2PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1174 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_SYNCH2PEN_MASK   0x4000UL

Bit mask for GPIO_SYNCH2PEN

Definition at line 1173 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_SYNCH2PEN_SHIFT   14

Shift value for GPIO_SYNCH2PEN

Definition at line 1172 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_SYNCH3PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_ROUTEEN

Definition at line 1179 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_SYNCH3PEN_MASK   0x8000UL

Bit mask for GPIO_SYNCH3PEN

Definition at line 1178 of file efr32bg21_gpio.h.

#define _GPIO_PRS_ROUTEEN_SYNCH3PEN_SHIFT   15

Shift value for GPIO_SYNCH3PEN

Definition at line 1177 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH0ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_SYNCH0ROUTE

Definition at line 1328 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH0ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_SYNCH0ROUTE

Definition at line 1335 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH0ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1334 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH0ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1333 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH0ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_SYNCH0ROUTE

Definition at line 1331 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH0ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1330 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH0ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1329 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH0ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_SYNCH0ROUTE

Definition at line 1327 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH1ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_SYNCH1ROUTE

Definition at line 1340 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH1ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_SYNCH1ROUTE

Definition at line 1347 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH1ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1346 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH1ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1345 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH1ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_SYNCH1ROUTE

Definition at line 1343 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH1ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1342 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH1ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1341 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH1ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_SYNCH1ROUTE

Definition at line 1339 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH2ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_SYNCH2ROUTE

Definition at line 1352 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH2ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_SYNCH2ROUTE

Definition at line 1359 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH2ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1358 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH2ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1357 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH2ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_SYNCH2ROUTE

Definition at line 1355 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH2ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1354 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH2ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1353 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH2ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_SYNCH2ROUTE

Definition at line 1351 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH3ROUTE_MASK   0x000F0003UL

Mask for GPIO_PRS_SYNCH3ROUTE

Definition at line 1364 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH3ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_SYNCH3ROUTE

Definition at line 1371 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH3ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1370 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH3ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1369 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH3ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_PRS_SYNCH3ROUTE

Definition at line 1367 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH3ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1366 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH3ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1365 of file efr32bg21_gpio.h.

#define _GPIO_PRS_SYNCH3ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_PRS_SYNCH3ROUTE

Definition at line 1363 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC0ROUTE_MASK   0x000F0003UL

Mask for GPIO_TIMER_CC0ROUTE

Definition at line 1410 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC0ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_CC0ROUTE

Definition at line 1417 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC0ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1416 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC0ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1415 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC0ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_CC0ROUTE

Definition at line 1413 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC0ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1412 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC0ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1411 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC0ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_TIMER_CC0ROUTE

Definition at line 1409 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC1ROUTE_MASK   0x000F0003UL

Mask for GPIO_TIMER_CC1ROUTE

Definition at line 1422 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC1ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_CC1ROUTE

Definition at line 1429 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC1ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1428 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC1ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1427 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC1ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_CC1ROUTE

Definition at line 1425 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC1ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1424 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC1ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1423 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC1ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_TIMER_CC1ROUTE

Definition at line 1421 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC2ROUTE_MASK   0x000F0003UL

Mask for GPIO_TIMER_CC2ROUTE

Definition at line 1434 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC2ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_CC2ROUTE

Definition at line 1441 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC2ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1440 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC2ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1439 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC2ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_CC2ROUTE

Definition at line 1437 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC2ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1436 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC2ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1435 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CC2ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_TIMER_CC2ROUTE

Definition at line 1433 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI0ROUTE_MASK   0x000F0003UL

Mask for GPIO_TIMER_CDTI0ROUTE

Definition at line 1446 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI0ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_CDTI0ROUTE

Definition at line 1453 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI0ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1452 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI0ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1451 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI0ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_CDTI0ROUTE

Definition at line 1449 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI0ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1448 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI0ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1447 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI0ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_TIMER_CDTI0ROUTE

Definition at line 1445 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI1ROUTE_MASK   0x000F0003UL

Mask for GPIO_TIMER_CDTI1ROUTE

Definition at line 1458 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI1ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_CDTI1ROUTE

Definition at line 1465 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI1ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1464 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI1ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1463 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI1ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_CDTI1ROUTE

Definition at line 1461 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI1ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1460 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI1ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1459 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI1ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_TIMER_CDTI1ROUTE

Definition at line 1457 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI2ROUTE_MASK   0x000F0003UL

Mask for GPIO_TIMER_CDTI2ROUTE

Definition at line 1470 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI2ROUTE_PIN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_CDTI2ROUTE

Definition at line 1477 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI2ROUTE_PIN_MASK   0xF0000UL

Bit mask for GPIO_PIN

Definition at line 1476 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI2ROUTE_PIN_SHIFT   16

Shift value for GPIO_PIN

Definition at line 1475 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI2ROUTE_PORT_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_CDTI2ROUTE

Definition at line 1473 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI2ROUTE_PORT_MASK   0x3UL

Bit mask for GPIO_PORT

Definition at line 1472 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI2ROUTE_PORT_SHIFT   0

Shift value for GPIO_PORT

Definition at line 1471 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_CDTI2ROUTE_RESETVALUE   0x00000000UL

Default value for GPIO_TIMER_CDTI2ROUTE

Definition at line 1469 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CC0PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_ROUTEEN

Definition at line 1380 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CC0PEN_MASK   0x1UL

Bit mask for GPIO_CC0PEN

Definition at line 1379 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CC0PEN_SHIFT   0

Shift value for GPIO_CC0PEN

Definition at line 1378 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CC1PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_ROUTEEN

Definition at line 1385 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CC1PEN_MASK   0x2UL

Bit mask for GPIO_CC1PEN

Definition at line 1384 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CC1PEN_SHIFT   1

Shift value for GPIO_CC1PEN

Definition at line 1383 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CC2PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_ROUTEEN

Definition at line 1390 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CC2PEN_MASK   0x4UL

Bit mask for GPIO_CC2PEN

Definition at line 1389 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CC2PEN_SHIFT   2

Shift value for GPIO_CC2PEN

Definition at line 1388 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CDTI0PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_ROUTEEN

Definition at line 1395 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CDTI0PEN_MASK   0x8UL

Bit mask for GPIO_CDTI0PEN

Definition at line 1394 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CDTI0PEN_SHIFT   3

Shift value for GPIO_CDTI0PEN

Definition at line 1393 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CDTI1PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_ROUTEEN

Definition at line 1400 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CDTI1PEN_MASK   0x10UL

Bit mask for GPIO_CDTI1PEN

Definition at line 1399 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CDTI1PEN_SHIFT   4

Shift value for GPIO_CDTI1PEN

Definition at line 1398 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CDTI2PEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TIMER_ROUTEEN

Definition at line 1405 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CDTI2PEN_MASK   0x20UL

Bit mask for GPIO_CDTI2PEN

Definition at line 1404 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_CDTI2PEN_SHIFT   5

Shift value for GPIO_CDTI2PEN

Definition at line 1403 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_MASK   0x0000003FUL

Mask for GPIO_TIMER_ROUTEEN

Definition at line 1376 of file efr32bg21_gpio.h.

#define _GPIO_TIMER_ROUTEEN_RESETVALUE   0x00000000UL

Default value for GPIO_TIMER_ROUTEEN

Definition at line 1375 of file efr32bg21_gpio.h.

#define _GPIO_TRACEROUTEPEN_MASK   0x00000007UL

Mask for GPIO_TRACEROUTEPEN

Definition at line 778 of file efr32bg21_gpio.h.

#define _GPIO_TRACEROUTEPEN_RESETVALUE   0x00000000UL

Default value for GPIO_TRACEROUTEPEN

Definition at line 777 of file efr32bg21_gpio.h.

#define _GPIO_TRACEROUTEPEN_SWVPEN_DEFAULT   0x00000000UL

Mode DEFAULT for GPIO_TRACEROUTEPEN

Definition at line 782 of file efr32bg21_gpio.h.

#define _GPIO_TRACEROUTEPEN_SWVPEN_MASK   0x1UL

Bit mask for GPIO_SWVPEN

Definition at line 781 of file efr32bg21_g