EZR32WG_FPUEH_BitFieldsDevices

Macros

#define _FPUEH_IEN_FPDZC_DEFAULT   0x00000000UL
 
#define _FPUEH_IEN_FPDZC_MASK   0x2UL
 
#define _FPUEH_IEN_FPDZC_SHIFT   1
 
#define _FPUEH_IEN_FPIDC_DEFAULT   0x00000000UL
 
#define _FPUEH_IEN_FPIDC_MASK   0x10UL
 
#define _FPUEH_IEN_FPIDC_SHIFT   4
 
#define _FPUEH_IEN_FPIOC_DEFAULT   0x00000000UL
 
#define _FPUEH_IEN_FPIOC_MASK   0x1UL
 
#define _FPUEH_IEN_FPIOC_SHIFT   0
 
#define _FPUEH_IEN_FPIXC_DEFAULT   0x00000000UL
 
#define _FPUEH_IEN_FPIXC_MASK   0x20UL
 
#define _FPUEH_IEN_FPIXC_SHIFT   5
 
#define _FPUEH_IEN_FPOFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IEN_FPOFC_MASK   0x8UL
 
#define _FPUEH_IEN_FPOFC_SHIFT   3
 
#define _FPUEH_IEN_FPUFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IEN_FPUFC_MASK   0x4UL
 
#define _FPUEH_IEN_FPUFC_SHIFT   2
 
#define _FPUEH_IEN_MASK   0x0000003FUL
 
#define _FPUEH_IEN_RESETVALUE   0x00000000UL
 
#define _FPUEH_IF_FPDZC_DEFAULT   0x00000000UL
 
#define _FPUEH_IF_FPDZC_MASK   0x2UL
 
#define _FPUEH_IF_FPDZC_SHIFT   1
 
#define _FPUEH_IF_FPIDC_DEFAULT   0x00000000UL
 
#define _FPUEH_IF_FPIDC_MASK   0x10UL
 
#define _FPUEH_IF_FPIDC_SHIFT   4
 
#define _FPUEH_IF_FPIOC_DEFAULT   0x00000000UL
 
#define _FPUEH_IF_FPIOC_MASK   0x1UL
 
#define _FPUEH_IF_FPIOC_SHIFT   0
 
#define _FPUEH_IF_FPIXC_DEFAULT   0x00000000UL
 
#define _FPUEH_IF_FPIXC_MASK   0x20UL
 
#define _FPUEH_IF_FPIXC_SHIFT   5
 
#define _FPUEH_IF_FPOFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IF_FPOFC_MASK   0x8UL
 
#define _FPUEH_IF_FPOFC_SHIFT   3
 
#define _FPUEH_IF_FPUFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IF_FPUFC_MASK   0x4UL
 
#define _FPUEH_IF_FPUFC_SHIFT   2
 
#define _FPUEH_IF_MASK   0x0000003FUL
 
#define _FPUEH_IF_RESETVALUE   0x00000000UL
 
#define _FPUEH_IFC_FPDZC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFC_FPDZC_MASK   0x2UL
 
#define _FPUEH_IFC_FPDZC_SHIFT   1
 
#define _FPUEH_IFC_FPIDC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFC_FPIDC_MASK   0x10UL
 
#define _FPUEH_IFC_FPIDC_SHIFT   4
 
#define _FPUEH_IFC_FPIOC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFC_FPIOC_MASK   0x1UL
 
#define _FPUEH_IFC_FPIOC_SHIFT   0
 
#define _FPUEH_IFC_FPIXC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFC_FPIXC_MASK   0x20UL
 
#define _FPUEH_IFC_FPIXC_SHIFT   5
 
#define _FPUEH_IFC_FPOFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFC_FPOFC_MASK   0x8UL
 
#define _FPUEH_IFC_FPOFC_SHIFT   3
 
#define _FPUEH_IFC_FPUFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFC_FPUFC_MASK   0x4UL
 
#define _FPUEH_IFC_FPUFC_SHIFT   2
 
#define _FPUEH_IFC_MASK   0x0000003FUL
 
#define _FPUEH_IFC_RESETVALUE   0x00000000UL
 
#define _FPUEH_IFS_FPDZC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFS_FPDZC_MASK   0x2UL
 
#define _FPUEH_IFS_FPDZC_SHIFT   1
 
#define _FPUEH_IFS_FPIDC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFS_FPIDC_MASK   0x10UL
 
#define _FPUEH_IFS_FPIDC_SHIFT   4
 
#define _FPUEH_IFS_FPIOC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFS_FPIOC_MASK   0x1UL
 
#define _FPUEH_IFS_FPIOC_SHIFT   0
 
#define _FPUEH_IFS_FPIXC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFS_FPIXC_MASK   0x20UL
 
#define _FPUEH_IFS_FPIXC_SHIFT   5
 
#define _FPUEH_IFS_FPOFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFS_FPOFC_MASK   0x8UL
 
#define _FPUEH_IFS_FPOFC_SHIFT   3
 
#define _FPUEH_IFS_FPUFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFS_FPUFC_MASK   0x4UL
 
#define _FPUEH_IFS_FPUFC_SHIFT   2
 
#define _FPUEH_IFS_MASK   0x0000003FUL
 
#define _FPUEH_IFS_RESETVALUE   0x00000000UL
 
#define FPUEH_IEN_FPDZC   (0x1UL << 1)
 
#define FPUEH_IEN_FPDZC_DEFAULT   (_FPUEH_IEN_FPDZC_DEFAULT << 1)
 
#define FPUEH_IEN_FPIDC   (0x1UL << 4)
 
#define FPUEH_IEN_FPIDC_DEFAULT   (_FPUEH_IEN_FPIDC_DEFAULT << 4)
 
#define FPUEH_IEN_FPIOC   (0x1UL << 0)
 
#define FPUEH_IEN_FPIOC_DEFAULT   (_FPUEH_IEN_FPIOC_DEFAULT << 0)
 
#define FPUEH_IEN_FPIXC   (0x1UL << 5)
 
#define FPUEH_IEN_FPIXC_DEFAULT   (_FPUEH_IEN_FPIXC_DEFAULT << 5)
 
#define FPUEH_IEN_FPOFC   (0x1UL << 3)
 
#define FPUEH_IEN_FPOFC_DEFAULT   (_FPUEH_IEN_FPOFC_DEFAULT << 3)
 
#define FPUEH_IEN_FPUFC   (0x1UL << 2)
 
#define FPUEH_IEN_FPUFC_DEFAULT   (_FPUEH_IEN_FPUFC_DEFAULT << 2)
 
#define FPUEH_IF_FPDZC   (0x1UL << 1)
 
#define FPUEH_IF_FPDZC_DEFAULT   (_FPUEH_IF_FPDZC_DEFAULT << 1)
 
#define FPUEH_IF_FPIDC   (0x1UL << 4)
 
#define FPUEH_IF_FPIDC_DEFAULT   (_FPUEH_IF_FPIDC_DEFAULT << 4)
 
#define FPUEH_IF_FPIOC   (0x1UL << 0)
 
#define FPUEH_IF_FPIOC_DEFAULT   (_FPUEH_IF_FPIOC_DEFAULT << 0)
 
#define FPUEH_IF_FPIXC   (0x1UL << 5)
 
#define FPUEH_IF_FPIXC_DEFAULT   (_FPUEH_IF_FPIXC_DEFAULT << 5)
 
#define FPUEH_IF_FPOFC   (0x1UL << 3)
 
#define FPUEH_IF_FPOFC_DEFAULT   (_FPUEH_IF_FPOFC_DEFAULT << 3)
 
#define FPUEH_IF_FPUFC   (0x1UL << 2)
 
#define FPUEH_IF_FPUFC_DEFAULT   (_FPUEH_IF_FPUFC_DEFAULT << 2)
 
#define FPUEH_IFC_FPDZC   (0x1UL << 1)
 
#define FPUEH_IFC_FPDZC_DEFAULT   (_FPUEH_IFC_FPDZC_DEFAULT << 1)
 
#define FPUEH_IFC_FPIDC   (0x1UL << 4)
 
#define FPUEH_IFC_FPIDC_DEFAULT   (_FPUEH_IFC_FPIDC_DEFAULT << 4)
 
#define FPUEH_IFC_FPIOC   (0x1UL << 0)
 
#define FPUEH_IFC_FPIOC_DEFAULT   (_FPUEH_IFC_FPIOC_DEFAULT << 0)
 
#define FPUEH_IFC_FPIXC   (0x1UL << 5)
 
#define FPUEH_IFC_FPIXC_DEFAULT   (_FPUEH_IFC_FPIXC_DEFAULT << 5)
 
#define FPUEH_IFC_FPOFC   (0x1UL << 3)
 
#define FPUEH_IFC_FPOFC_DEFAULT   (_FPUEH_IFC_FPOFC_DEFAULT << 3)
 
#define FPUEH_IFC_FPUFC   (0x1UL << 2)
 
#define FPUEH_IFC_FPUFC_DEFAULT   (_FPUEH_IFC_FPUFC_DEFAULT << 2)
 
#define FPUEH_IFS_FPDZC   (0x1UL << 1)
 
#define FPUEH_IFS_FPDZC_DEFAULT   (_FPUEH_IFS_FPDZC_DEFAULT << 1)
 
#define FPUEH_IFS_FPIDC   (0x1UL << 4)
 
#define FPUEH_IFS_FPIDC_DEFAULT   (_FPUEH_IFS_FPIDC_DEFAULT << 4)
 
#define FPUEH_IFS_FPIOC   (0x1UL << 0)
 
#define FPUEH_IFS_FPIOC_DEFAULT   (_FPUEH_IFS_FPIOC_DEFAULT << 0)
 
#define FPUEH_IFS_FPIXC   (0x1UL << 5)
 
#define FPUEH_IFS_FPIXC_DEFAULT   (_FPUEH_IFS_FPIXC_DEFAULT << 5)
 
#define FPUEH_IFS_FPOFC   (0x1UL << 3)
 
#define FPUEH_IFS_FPOFC_DEFAULT   (_FPUEH_IFS_FPOFC_DEFAULT << 3)
 
#define FPUEH_IFS_FPUFC   (0x1UL << 2)
 
#define FPUEH_IFS_FPUFC_DEFAULT   (_FPUEH_IFS_FPUFC_DEFAULT << 2)
 

Macro Definition Documentation

#define _FPUEH_IEN_FPDZC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IEN

Definition at line 173 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPDZC_MASK   0x2UL

Bit mask for FPUEH_FPDZC

Definition at line 172 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPDZC_SHIFT   1

Shift value for FPUEH_FPDZC

Definition at line 171 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPIDC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IEN

Definition at line 188 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPIDC_MASK   0x10UL

Bit mask for FPUEH_FPIDC

Definition at line 187 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPIDC_SHIFT   4

Shift value for FPUEH_FPIDC

Definition at line 186 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPIOC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IEN

Definition at line 168 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPIOC_MASK   0x1UL

Bit mask for FPUEH_FPIOC

Definition at line 167 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPIOC_SHIFT   0

Shift value for FPUEH_FPIOC

Definition at line 166 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPIXC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IEN

Definition at line 193 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPIXC_MASK   0x20UL

Bit mask for FPUEH_FPIXC

Definition at line 192 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPIXC_SHIFT   5

Shift value for FPUEH_FPIXC

Definition at line 191 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPOFC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IEN

Definition at line 183 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPOFC_MASK   0x8UL

Bit mask for FPUEH_FPOFC

Definition at line 182 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPOFC_SHIFT   3

Shift value for FPUEH_FPOFC

Definition at line 181 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPUFC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IEN

Definition at line 178 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPUFC_MASK   0x4UL

Bit mask for FPUEH_FPUFC

Definition at line 177 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_FPUFC_SHIFT   2

Shift value for FPUEH_FPUFC

Definition at line 176 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_MASK   0x0000003FUL

Mask for FPUEH_IEN

Definition at line 164 of file ezr32wg_fpueh.h.

#define _FPUEH_IEN_RESETVALUE   0x00000000UL

Default value for FPUEH_IEN

Definition at line 163 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPDZC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IF

Definition at line 71 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPDZC_MASK   0x2UL

Bit mask for FPUEH_FPDZC

Definition at line 70 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPDZC_SHIFT   1

Shift value for FPUEH_FPDZC

Definition at line 69 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPIDC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IF

Definition at line 86 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPIDC_MASK   0x10UL

Bit mask for FPUEH_FPIDC

Definition at line 85 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPIDC_SHIFT   4

Shift value for FPUEH_FPIDC

Definition at line 84 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPIOC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IF

Definition at line 66 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPIOC_MASK   0x1UL

Bit mask for FPUEH_FPIOC

Definition at line 65 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPIOC_SHIFT   0

Shift value for FPUEH_FPIOC

Definition at line 64 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPIXC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IF

Definition at line 91 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPIXC_MASK   0x20UL

Bit mask for FPUEH_FPIXC

Definition at line 90 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPIXC_SHIFT   5

Shift value for FPUEH_FPIXC

Definition at line 89 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPOFC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IF

Definition at line 81 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPOFC_MASK   0x8UL

Bit mask for FPUEH_FPOFC

Definition at line 80 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPOFC_SHIFT   3

Shift value for FPUEH_FPOFC

Definition at line 79 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPUFC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IF

Definition at line 76 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPUFC_MASK   0x4UL

Bit mask for FPUEH_FPUFC

Definition at line 75 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_FPUFC_SHIFT   2

Shift value for FPUEH_FPUFC

Definition at line 74 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_MASK   0x0000003FUL

Mask for FPUEH_IF

Definition at line 62 of file ezr32wg_fpueh.h.

#define _FPUEH_IF_RESETVALUE   0x00000000UL

Default value for FPUEH_IF

Definition at line 61 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPDZC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IFC

Definition at line 139 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPDZC_MASK   0x2UL

Bit mask for FPUEH_FPDZC

Definition at line 138 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPDZC_SHIFT   1

Shift value for FPUEH_FPDZC

Definition at line 137 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPIDC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IFC

Definition at line 154 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPIDC_MASK   0x10UL

Bit mask for FPUEH_FPIDC

Definition at line 153 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPIDC_SHIFT   4

Shift value for FPUEH_FPIDC

Definition at line 152 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPIOC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IFC

Definition at line 134 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPIOC_MASK   0x1UL

Bit mask for FPUEH_FPIOC

Definition at line 133 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPIOC_SHIFT   0

Shift value for FPUEH_FPIOC

Definition at line 132 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPIXC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IFC

Definition at line 159 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPIXC_MASK   0x20UL

Bit mask for FPUEH_FPIXC

Definition at line 158 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPIXC_SHIFT   5

Shift value for FPUEH_FPIXC

Definition at line 157 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPOFC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IFC

Definition at line 149 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPOFC_MASK   0x8UL

Bit mask for FPUEH_FPOFC

Definition at line 148 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPOFC_SHIFT   3

Shift value for FPUEH_FPOFC

Definition at line 147 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPUFC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IFC

Definition at line 144 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPUFC_MASK   0x4UL

Bit mask for FPUEH_FPUFC

Definition at line 143 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_FPUFC_SHIFT   2

Shift value for FPUEH_FPUFC

Definition at line 142 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_MASK   0x0000003FUL

Mask for FPUEH_IFC

Definition at line 130 of file ezr32wg_fpueh.h.

#define _FPUEH_IFC_RESETVALUE   0x00000000UL

Default value for FPUEH_IFC

Definition at line 129 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPDZC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IFS

Definition at line 105 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPDZC_MASK   0x2UL

Bit mask for FPUEH_FPDZC

Definition at line 104 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPDZC_SHIFT   1

Shift value for FPUEH_FPDZC

Definition at line 103 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPIDC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IFS

Definition at line 120 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPIDC_MASK   0x10UL

Bit mask for FPUEH_FPIDC

Definition at line 119 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPIDC_SHIFT   4

Shift value for FPUEH_FPIDC

Definition at line 118 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPIOC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IFS

Definition at line 100 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPIOC_MASK   0x1UL

Bit mask for FPUEH_FPIOC

Definition at line 99 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPIOC_SHIFT   0

Shift value for FPUEH_FPIOC

Definition at line 98 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPIXC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IFS

Definition at line 125 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPIXC_MASK   0x20UL

Bit mask for FPUEH_FPIXC

Definition at line 124 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPIXC_SHIFT   5

Shift value for FPUEH_FPIXC

Definition at line 123 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPOFC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IFS

Definition at line 115 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPOFC_MASK   0x8UL

Bit mask for FPUEH_FPOFC

Definition at line 114 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPOFC_SHIFT   3

Shift value for FPUEH_FPOFC

Definition at line 113 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPUFC_DEFAULT   0x00000000UL

Mode DEFAULT for FPUEH_IFS

Definition at line 110 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPUFC_MASK   0x4UL

Bit mask for FPUEH_FPUFC

Definition at line 109 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_FPUFC_SHIFT   2

Shift value for FPUEH_FPUFC

Definition at line 108 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_MASK   0x0000003FUL

Mask for FPUEH_IFS

Definition at line 96 of file ezr32wg_fpueh.h.

#define _FPUEH_IFS_RESETVALUE   0x00000000UL

Default value for FPUEH_IFS

Definition at line 95 of file ezr32wg_fpueh.h.

#define FPUEH_IEN_FPDZC   (0x1UL << 1)

FPDZC Interrupt Enable

Definition at line 170 of file ezr32wg_fpueh.h.

#define FPUEH_IEN_FPDZC_DEFAULT   (_FPUEH_IEN_FPDZC_DEFAULT << 1)

Shifted mode DEFAULT for FPUEH_IEN

Definition at line 174 of file ezr32wg_fpueh.h.

#define FPUEH_IEN_FPIDC   (0x1UL << 4)

FPIDC Interrupt Enable

Definition at line 185 of file ezr32wg_fpueh.h.

#define FPUEH_IEN_FPIDC_DEFAULT   (_FPUEH_IEN_FPIDC_DEFAULT << 4)

Shifted mode DEFAULT for FPUEH_IEN

Definition at line 189 of file ezr32wg_fpueh.h.

#define FPUEH_IEN_FPIOC   (0x1UL << 0)

FPIOC Interrupt Enable

Definition at line 165 of file ezr32wg_fpueh.h.

#define FPUEH_IEN_FPIOC_DEFAULT   (_FPUEH_IEN_FPIOC_DEFAULT << 0)

Shifted mode DEFAULT for FPUEH_IEN

Definition at line 169 of file ezr32wg_fpueh.h.

#define FPUEH_IEN_FPIXC   (0x1UL << 5)

FPIXC Interrupt Enable

Definition at line 190 of file ezr32wg_fpueh.h.

#define FPUEH_IEN_FPIXC_DEFAULT   (_FPUEH_IEN_FPIXC_DEFAULT << 5)

Shifted mode DEFAULT for FPUEH_IEN

Definition at line 194 of file ezr32wg_fpueh.h.

#define FPUEH_IEN_FPOFC   (0x1UL << 3)

FPOFC Interrupt Enable

Definition at line 180 of file ezr32wg_fpueh.h.

#define FPUEH_IEN_FPOFC_DEFAULT   (_FPUEH_IEN_FPOFC_DEFAULT << 3)

Shifted mode DEFAULT for FPUEH_IEN

Definition at line 184 of file ezr32wg_fpueh.h.

#define FPUEH_IEN_FPUFC   (0x1UL << 2)

FPUFC Interrupt Enable

Definition at line 175 of file ezr32wg_fpueh.h.

#define FPUEH_IEN_FPUFC_DEFAULT   (_FPUEH_IEN_FPUFC_DEFAULT << 2)

Shifted mode DEFAULT for FPUEH_IEN

Definition at line 179 of file ezr32wg_fpueh.h.

#define FPUEH_IF_FPDZC   (0x1UL << 1)

FPU divide-by-zero exception

Definition at line 68 of file ezr32wg_fpueh.h.

#define FPUEH_IF_FPDZC_DEFAULT   (_FPUEH_IF_FPDZC_DEFAULT << 1)

Shifted mode DEFAULT for FPUEH_IF

Definition at line 72 of file ezr32wg_fpueh.h.

#define FPUEH_IF_FPIDC   (0x1UL << 4)

FPU input denormal exception

Definition at line 83 of file ezr32wg_fpueh.h.

#define FPUEH_IF_FPIDC_DEFAULT   (_FPUEH_IF_FPIDC_DEFAULT << 4)

Shifted mode DEFAULT for FPUEH_IF

Definition at line 87 of file ezr32wg_fpueh.h.

#define FPUEH_IF_FPIOC   (0x1UL << 0)

FPU invalid operation

Definition at line 63 of file ezr32wg_fpueh.h.

#define FPUEH_IF_FPIOC_DEFAULT   (_FPUEH_IF_FPIOC_DEFAULT << 0)

Shifted mode DEFAULT for FPUEH_IF

Definition at line 67 of file ezr32wg_fpueh.h.

#define FPUEH_IF_FPIXC   (0x1UL << 5)

FPU inexact exception

Definition at line 88 of file ezr32wg_fpueh.h.

#define FPUEH_IF_FPIXC_DEFAULT   (_FPUEH_IF_FPIXC_DEFAULT << 5)

Shifted mode DEFAULT for FPUEH_IF

Definition at line 92 of file ezr32wg_fpueh.h.

#define FPUEH_IF_FPOFC   (0x1UL << 3)

FPU overflow exception

Definition at line 78 of file ezr32wg_fpueh.h.

#define FPUEH_IF_FPOFC_DEFAULT   (_FPUEH_IF_FPOFC_DEFAULT << 3)

Shifted mode DEFAULT for FPUEH_IF

Definition at line 82 of file ezr32wg_fpueh.h.

#define FPUEH_IF_FPUFC   (0x1UL << 2)

FPU underflow exception

Definition at line 73 of file ezr32wg_fpueh.h.

#define FPUEH_IF_FPUFC_DEFAULT   (_FPUEH_IF_FPUFC_DEFAULT << 2)

Shifted mode DEFAULT for FPUEH_IF

Definition at line 77 of file ezr32wg_fpueh.h.

#define FPUEH_IFC_FPDZC   (0x1UL << 1)

Clear FPDZC Interrupt Flag

Definition at line 136 of file ezr32wg_fpueh.h.

#define FPUEH_IFC_FPDZC_DEFAULT   (_FPUEH_IFC_FPDZC_DEFAULT << 1)

Shifted mode DEFAULT for FPUEH_IFC

Definition at line 140 of file ezr32wg_fpueh.h.

#define FPUEH_IFC_FPIDC   (0x1UL << 4)

Clear FPIDC Interrupt Flag

Definition at line 151 of file ezr32wg_fpueh.h.

#define FPUEH_IFC_FPIDC_DEFAULT   (_FPUEH_IFC_FPIDC_DEFAULT << 4)

Shifted mode DEFAULT for FPUEH_IFC

Definition at line 155 of file ezr32wg_fpueh.h.

#define FPUEH_IFC_FPIOC   (0x1UL << 0)

Clear FPIOC Interrupt Flag

Definition at line 131 of file ezr32wg_fpueh.h.

#define FPUEH_IFC_FPIOC_DEFAULT   (_FPUEH_IFC_FPIOC_DEFAULT << 0)

Shifted mode DEFAULT for FPUEH_IFC

Definition at line 135 of file ezr32wg_fpueh.h.

#define FPUEH_IFC_FPIXC   (0x1UL << 5)

Clear FPIXC Interrupt Flag

Definition at line 156 of file ezr32wg_fpueh.h.

#define FPUEH_IFC_FPIXC_DEFAULT   (_FPUEH_IFC_FPIXC_DEFAULT << 5)

Shifted mode DEFAULT for FPUEH_IFC

Definition at line 160 of file ezr32wg_fpueh.h.

#define FPUEH_IFC_FPOFC   (0x1UL << 3)

Clear FPOFC Interrupt Flag

Definition at line 146 of file ezr32wg_fpueh.h.

#define FPUEH_IFC_FPOFC_DEFAULT   (_FPUEH_IFC_FPOFC_DEFAULT << 3)

Shifted mode DEFAULT for FPUEH_IFC

Definition at line 150 of file ezr32wg_fpueh.h.

#define FPUEH_IFC_FPUFC   (0x1UL << 2)

Clear FPUFC Interrupt Flag

Definition at line 141 of file ezr32wg_fpueh.h.

#define FPUEH_IFC_FPUFC_DEFAULT   (_FPUEH_IFC_FPUFC_DEFAULT << 2)

Shifted mode DEFAULT for FPUEH_IFC

Definition at line 145 of file ezr32wg_fpueh.h.

#define FPUEH_IFS_FPDZC   (0x1UL << 1)

Set FPDZC Interrupt Flag

Definition at line 102 of file ezr32wg_fpueh.h.

#define FPUEH_IFS_FPDZC_DEFAULT   (_FPUEH_IFS_FPDZC_DEFAULT << 1)

Shifted mode DEFAULT for FPUEH_IFS

Definition at line 106 of file ezr32wg_fpueh.h.

#define FPUEH_IFS_FPIDC   (0x1UL << 4)

Set FPIDC Interrupt Flag

Definition at line 117 of file ezr32wg_fpueh.h.

#define FPUEH_IFS_FPIDC_DEFAULT   (_FPUEH_IFS_FPIDC_DEFAULT << 4)

Shifted mode DEFAULT for FPUEH_IFS

Definition at line 121 of file ezr32wg_fpueh.h.

#define FPUEH_IFS_FPIOC   (0x1UL << 0)

Set FPIOC Interrupt Flag

Definition at line 97 of file ezr32wg_fpueh.h.

#define FPUEH_IFS_FPIOC_DEFAULT   (_FPUEH_IFS_FPIOC_DEFAULT << 0)

Shifted mode DEFAULT for FPUEH_IFS

Definition at line 101 of file ezr32wg_fpueh.h.

#define FPUEH_IFS_FPIXC   (0x1UL << 5)

Set FPIXC Interrupt Flag

Definition at line 122 of file ezr32wg_fpueh.h.

#define FPUEH_IFS_FPIXC_DEFAULT   (_FPUEH_IFS_FPIXC_DEFAULT << 5)

Shifted mode DEFAULT for FPUEH_IFS

Definition at line 126 of file ezr32wg_fpueh.h.

#define FPUEH_IFS_FPOFC   (0x1UL << 3)

Set FPOFC Interrupt Flag

Definition at line 112 of file ezr32wg_fpueh.h.

#define FPUEH_IFS_FPOFC_DEFAULT   (_FPUEH_IFS_FPOFC_DEFAULT << 3)

Shifted mode DEFAULT for FPUEH_IFS

Definition at line 116 of file ezr32wg_fpueh.h.

#define FPUEH_IFS_FPUFC   (0x1UL << 2)

Set FPUFC Interrupt Flag

Definition at line 107 of file ezr32wg_fpueh.h.

#define FPUEH_IFS_FPUFC_DEFAULT   (_FPUEH_IFS_FPUFC_DEFAULT << 2)

Shifted mode DEFAULT for FPUEH_IFS

Definition at line 111 of file ezr32wg_fpueh.h.