|
#define
|
_GPIO_EM4WUEN_EM4WUEN_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EM4WUEN_EM4WUEN_MASK
0xFFFF0000UL
|
|
#define
|
_GPIO_EM4WUEN_EM4WUEN_SHIFT
16
|
|
#define
|
_GPIO_EM4WUEN_MASK
0xFFFF0000UL
|
|
#define
|
_GPIO_EM4WUEN_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_EXTIFALL_EXTIFALL_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIFALL_EXTIFALL_MASK
0xFFFFUL
|
|
#define
|
_GPIO_EXTIFALL_EXTIFALL_SHIFT
0
|
|
#define
|
_GPIO_EXTIFALL_MASK
0x0000FFFFUL
|
|
#define
|
_GPIO_EXTIFALL_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU0_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU0_MASK
0x10000UL
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU0_SHIFT
16
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU12_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU12_MASK
0x10000000UL
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU12_SHIFT
28
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU1_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU1_MASK
0x20000UL
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU1_SHIFT
17
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU4_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU4_MASK
0x100000UL
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU4_SHIFT
20
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU8_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU8_MASK
0x1000000UL
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU8_SHIFT
24
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU9_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU9_MASK
0x2000000UL
|
|
#define
|
_GPIO_EXTILEVEL_EM4WU9_SHIFT
25
|
|
#define
|
_GPIO_EXTILEVEL_MASK
0x13130000UL
|
|
#define
|
_GPIO_EXTILEVEL_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL10_DEFAULT
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL10_MASK
0x300UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL10_PIN10
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL10_PIN11
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL10_PIN8
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL10_PIN9
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL10_SHIFT
8
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL11_DEFAULT
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL11_MASK
0x3000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL11_PIN10
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL11_PIN11
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL11_PIN8
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL11_PIN9
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL11_SHIFT
12
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL12_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL12_MASK
0x30000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL12_PIN12
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL12_PIN13
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL12_PIN14
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL12_PIN15
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL12_SHIFT
16
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL13_DEFAULT
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL13_MASK
0x300000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL13_PIN12
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL13_PIN13
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL13_PIN14
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL13_PIN15
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL13_SHIFT
20
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL14_DEFAULT
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL14_MASK
0x3000000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL14_PIN12
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL14_PIN13
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL14_PIN14
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL14_PIN15
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL14_SHIFT
24
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL15_DEFAULT
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL15_MASK
0x30000000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL15_PIN12
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL15_PIN13
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL15_PIN14
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL15_PIN15
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL15_SHIFT
28
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL8_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL8_MASK
0x3UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL8_PIN10
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL8_PIN11
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL8_PIN8
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL8_PIN9
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL8_SHIFT
0
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL9_DEFAULT
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL9_MASK
0x30UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL9_PIN10
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL9_PIN11
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL9_PIN8
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL9_PIN9
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELH_EXTIPINSEL9_SHIFT
4
|
|
#define
|
_GPIO_EXTIPINSELH_MASK
0x33333333UL
|
|
#define
|
_GPIO_EXTIPINSELH_RESETVALUE
0x32103210UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL0_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL0_MASK
0x3UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL0_PIN0
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL0_PIN1
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL0_PIN2
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL0_PIN3
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL0_SHIFT
0
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL1_DEFAULT
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL1_MASK
0x30UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL1_PIN0
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL1_PIN1
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL1_PIN2
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL1_PIN3
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL1_SHIFT
4
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL2_DEFAULT
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL2_MASK
0x300UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL2_PIN0
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL2_PIN1
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL2_PIN2
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL2_PIN3
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL2_SHIFT
8
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL3_DEFAULT
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL3_MASK
0x3000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL3_PIN0
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL3_PIN1
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL3_PIN2
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL3_PIN3
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL3_SHIFT
12
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL4_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL4_MASK
0x30000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL4_PIN4
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL4_PIN5
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL4_PIN6
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL4_PIN7
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL4_SHIFT
16
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL5_DEFAULT
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL5_MASK
0x300000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL5_PIN4
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL5_PIN5
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL5_PIN6
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL5_PIN7
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL5_SHIFT
20
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL6_DEFAULT
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL6_MASK
0x3000000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL6_PIN4
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL6_PIN5
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL6_PIN6
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL6_PIN7
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL6_SHIFT
24
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL7_DEFAULT
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL7_MASK
0x30000000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL7_PIN4
0x00000000UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL7_PIN5
0x00000001UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL7_PIN6
0x00000002UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL7_PIN7
0x00000003UL
|
|
#define
|
_GPIO_EXTIPINSELL_EXTIPINSEL7_SHIFT
28
|
|
#define
|
_GPIO_EXTIPINSELL_MASK
0x33333333UL
|
|
#define
|
_GPIO_EXTIPINSELL_RESETVALUE
0x32103210UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL10_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL10_MASK
0xF00UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL10_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL10_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL10_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL10_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL10_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL10_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL10_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL10_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL10_SHIFT
8
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL11_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL11_MASK
0xF000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL11_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL11_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL11_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL11_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL11_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL11_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL11_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL11_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL11_SHIFT
12
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL12_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL12_MASK
0xF0000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL12_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL12_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL12_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL12_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL12_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL12_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL12_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL12_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL12_SHIFT
16
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL13_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL13_MASK
0xF00000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL13_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL13_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL13_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL13_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL13_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL13_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL13_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL13_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL13_SHIFT
20
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL14_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL14_MASK
0xF000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL14_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL14_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL14_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL14_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL14_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL14_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL14_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL14_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL14_SHIFT
24
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL15_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL15_MASK
0xF0000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL15_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL15_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL15_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL15_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL15_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL15_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL15_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL15_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL15_SHIFT
28
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL8_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL8_MASK
0xFUL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL8_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL8_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL8_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL8_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL8_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL8_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL8_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL8_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL8_SHIFT
0
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL9_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL9_MASK
0xF0UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL9_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL9_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL9_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL9_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL9_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL9_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL9_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL9_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELH_EXTIPSEL9_SHIFT
4
|
|
#define
|
_GPIO_EXTIPSELH_MASK
0xFFFFFFFFUL
|
|
#define
|
_GPIO_EXTIPSELH_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL0_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL0_MASK
0xFUL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL0_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL0_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL0_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL0_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL0_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL0_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL0_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL0_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL0_SHIFT
0
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL1_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL1_MASK
0xF0UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL1_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL1_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL1_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL1_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL1_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL1_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL1_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL1_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL1_SHIFT
4
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL2_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL2_MASK
0xF00UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL2_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL2_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL2_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL2_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL2_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL2_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL2_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL2_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL2_SHIFT
8
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL3_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL3_MASK
0xF000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL3_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL3_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL3_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL3_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL3_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL3_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL3_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL3_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL3_SHIFT
12
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL4_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL4_MASK
0xF0000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL4_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL4_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL4_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL4_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL4_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL4_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL4_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL4_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL4_SHIFT
16
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL5_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL5_MASK
0xF00000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL5_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL5_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL5_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL5_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL5_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL5_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL5_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL5_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL5_SHIFT
20
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL6_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL6_MASK
0xF000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL6_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL6_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL6_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL6_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL6_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL6_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL6_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL6_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL6_SHIFT
24
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL7_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL7_MASK
0xF0000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL7_PORTA
0x00000000UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL7_PORTB
0x00000001UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL7_PORTC
0x00000002UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL7_PORTD
0x00000003UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL7_PORTF
0x00000005UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL7_PORTI
0x00000008UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL7_PORTJ
0x00000009UL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL7_PORTK
0x0000000AUL
|
|
#define
|
_GPIO_EXTIPSELL_EXTIPSEL7_SHIFT
28
|
|
#define
|
_GPIO_EXTIPSELL_MASK
0xFFFFFFFFUL
|
|
#define
|
_GPIO_EXTIPSELL_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_EXTIRISE_EXTIRISE_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_EXTIRISE_EXTIRISE_MASK
0xFFFFUL
|
|
#define
|
_GPIO_EXTIRISE_EXTIRISE_SHIFT
0
|
|
#define
|
_GPIO_EXTIRISE_MASK
0x0000FFFFUL
|
|
#define
|
_GPIO_EXTIRISE_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_IEN_EM4WU_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_IEN_EM4WU_MASK
0xFFFF0000UL
|
|
#define
|
_GPIO_IEN_EM4WU_SHIFT
16
|
|
#define
|
_GPIO_IEN_EXT_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_IEN_EXT_MASK
0xFFFFUL
|
|
#define
|
_GPIO_IEN_EXT_SHIFT
0
|
|
#define
|
_GPIO_IEN_MASK
0xFFFFFFFFUL
|
|
#define
|
_GPIO_IEN_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_IF_EM4WU_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_IF_EM4WU_MASK
0xFFFF0000UL
|
|
#define
|
_GPIO_IF_EM4WU_SHIFT
16
|
|
#define
|
_GPIO_IF_EXT_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_IF_EXT_MASK
0xFFFFUL
|
|
#define
|
_GPIO_IF_EXT_SHIFT
0
|
|
#define
|
_GPIO_IF_MASK
0xFFFFFFFFUL
|
|
#define
|
_GPIO_IF_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_IFC_EM4WU_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_IFC_EM4WU_MASK
0xFFFF0000UL
|
|
#define
|
_GPIO_IFC_EM4WU_SHIFT
16
|
|
#define
|
_GPIO_IFC_EXT_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_IFC_EXT_MASK
0xFFFFUL
|
|
#define
|
_GPIO_IFC_EXT_SHIFT
0
|
|
#define
|
_GPIO_IFC_MASK
0xFFFFFFFFUL
|
|
#define
|
_GPIO_IFC_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_IFS_EM4WU_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_IFS_EM4WU_MASK
0xFFFF0000UL
|
|
#define
|
_GPIO_IFS_EM4WU_SHIFT
16
|
|
#define
|
_GPIO_IFS_EXT_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_IFS_EXT_MASK
0xFFFFUL
|
|
#define
|
_GPIO_IFS_EXT_SHIFT
0
|
|
#define
|
_GPIO_IFS_MASK
0xFFFFFFFFUL
|
|
#define
|
_GPIO_IFS_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_INSENSE_EM4WU_DEFAULT
0x00000001UL
|
|
#define
|
_GPIO_INSENSE_EM4WU_MASK
0x2UL
|
|
#define
|
_GPIO_INSENSE_EM4WU_SHIFT
1
|
|
#define
|
_GPIO_INSENSE_INT_DEFAULT
0x00000001UL
|
|
#define
|
_GPIO_INSENSE_INT_MASK
0x1UL
|
|
#define
|
_GPIO_INSENSE_INT_SHIFT
0
|
|
#define
|
_GPIO_INSENSE_MASK
0x00000003UL
|
|
#define
|
_GPIO_INSENSE_RESETVALUE
0x00000003UL
|
|
#define
|
_GPIO_LOCK_LOCKKEY_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_LOCK_LOCKKEY_LOCK
0x00000000UL
|
|
#define
|
_GPIO_LOCK_LOCKKEY_LOCKED
0x00000001UL
|
|
#define
|
_GPIO_LOCK_LOCKKEY_MASK
0xFFFFUL
|
|
#define
|
_GPIO_LOCK_LOCKKEY_SHIFT
0
|
|
#define
|
_GPIO_LOCK_LOCKKEY_UNLOCK
0x0000A534UL
|
|
#define
|
_GPIO_LOCK_LOCKKEY_UNLOCKED
0x00000000UL
|
|
#define
|
_GPIO_LOCK_MASK
0x0000FFFFUL
|
|
#define
|
_GPIO_LOCK_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_P_CTRL_DINDIS_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_CTRL_DINDIS_MASK
0x1000UL
|
|
#define
|
_GPIO_P_CTRL_DINDIS_SHIFT
12
|
|
#define
|
_GPIO_P_CTRL_DINDISALT_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_CTRL_DINDISALT_MASK
0x10000000UL
|
|
#define
|
_GPIO_P_CTRL_DINDISALT_SHIFT
28
|
|
#define
|
_GPIO_P_CTRL_DRIVESTRENGTH_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_CTRL_DRIVESTRENGTH_MASK
0x1UL
|
|
#define
|
_GPIO_P_CTRL_DRIVESTRENGTH_SHIFT
0
|
|
#define
|
_GPIO_P_CTRL_DRIVESTRENGTH_STRONG
0x00000000UL
|
|
#define
|
_GPIO_P_CTRL_DRIVESTRENGTH_WEAK
0x00000001UL
|
|
#define
|
_GPIO_P_CTRL_DRIVESTRENGTHALT_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_CTRL_DRIVESTRENGTHALT_MASK
0x10000UL
|
|
#define
|
_GPIO_P_CTRL_DRIVESTRENGTHALT_SHIFT
16
|
|
#define
|
_GPIO_P_CTRL_DRIVESTRENGTHALT_STRONG
0x00000000UL
|
|
#define
|
_GPIO_P_CTRL_DRIVESTRENGTHALT_WEAK
0x00000001UL
|
|
#define
|
_GPIO_P_CTRL_MASK
0x10711071UL
|
|
#define
|
_GPIO_P_CTRL_RESETVALUE
0x00500050UL
|
|
#define
|
_GPIO_P_CTRL_SLEWRATE_DEFAULT
0x00000005UL
|
|
#define
|
_GPIO_P_CTRL_SLEWRATE_MASK
0x70UL
|
|
#define
|
_GPIO_P_CTRL_SLEWRATE_SHIFT
4
|
|
#define
|
_GPIO_P_CTRL_SLEWRATEALT_DEFAULT
0x00000005UL
|
|
#define
|
_GPIO_P_CTRL_SLEWRATEALT_MASK
0x700000UL
|
|
#define
|
_GPIO_P_CTRL_SLEWRATEALT_SHIFT
20
|
|
#define
|
_GPIO_P_DIN_DIN_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_DIN_DIN_MASK
0xFFFFUL
|
|
#define
|
_GPIO_P_DIN_DIN_SHIFT
0
|
|
#define
|
_GPIO_P_DIN_MASK
0x0000FFFFUL
|
|
#define
|
_GPIO_P_DIN_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_P_DOUT_DOUT_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_DOUT_DOUT_MASK
0xFFFFUL
|
|
#define
|
_GPIO_P_DOUT_DOUT_SHIFT
0
|
|
#define
|
_GPIO_P_DOUT_MASK
0x0000FFFFUL
|
|
#define
|
_GPIO_P_DOUT_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_P_DOUTTGL_DOUTTGL_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_DOUTTGL_DOUTTGL_MASK
0xFFFFUL
|
|
#define
|
_GPIO_P_DOUTTGL_DOUTTGL_SHIFT
0
|
|
#define
|
_GPIO_P_DOUTTGL_MASK
0x0000FFFFUL
|
|
#define
|
_GPIO_P_DOUTTGL_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MASK
0xFFFFFFFFUL
|
|
#define
|
_GPIO_P_MODEH_MODE10_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE10_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE10_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEH_MODE10_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEH_MODE10_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEH_MODE10_MASK
0xF00UL
|
|
#define
|
_GPIO_P_MODEH_MODE10_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEH_MODE10_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEH_MODE10_SHIFT
8
|
|
#define
|
_GPIO_P_MODEH_MODE10_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEH_MODE10_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEH_MODE10_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEH_MODE10_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEH_MODE10_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEH_MODE10_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEH_MODE10_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEH_MODE10_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEH_MODE10_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEH_MODE10_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEH_MODE11_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE11_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE11_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEH_MODE11_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEH_MODE11_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEH_MODE11_MASK
0xF000UL
|
|
#define
|
_GPIO_P_MODEH_MODE11_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEH_MODE11_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEH_MODE11_SHIFT
12
|
|
#define
|
_GPIO_P_MODEH_MODE11_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEH_MODE11_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEH_MODE11_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEH_MODE11_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEH_MODE11_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEH_MODE11_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEH_MODE11_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEH_MODE11_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEH_MODE11_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEH_MODE11_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEH_MODE12_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE12_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE12_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEH_MODE12_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEH_MODE12_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEH_MODE12_MASK
0xF0000UL
|
|
#define
|
_GPIO_P_MODEH_MODE12_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEH_MODE12_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEH_MODE12_SHIFT
16
|
|
#define
|
_GPIO_P_MODEH_MODE12_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEH_MODE12_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEH_MODE12_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEH_MODE12_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEH_MODE12_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEH_MODE12_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEH_MODE12_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEH_MODE12_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEH_MODE12_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEH_MODE12_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEH_MODE13_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE13_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE13_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEH_MODE13_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEH_MODE13_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEH_MODE13_MASK
0xF00000UL
|
|
#define
|
_GPIO_P_MODEH_MODE13_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEH_MODE13_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEH_MODE13_SHIFT
20
|
|
#define
|
_GPIO_P_MODEH_MODE13_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEH_MODE13_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEH_MODE13_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEH_MODE13_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEH_MODE13_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEH_MODE13_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEH_MODE13_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEH_MODE13_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEH_MODE13_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEH_MODE13_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEH_MODE14_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE14_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE14_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEH_MODE14_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEH_MODE14_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEH_MODE14_MASK
0xF000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE14_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEH_MODE14_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEH_MODE14_SHIFT
24
|
|
#define
|
_GPIO_P_MODEH_MODE14_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEH_MODE14_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEH_MODE14_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEH_MODE14_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEH_MODE14_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEH_MODE14_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEH_MODE14_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEH_MODE14_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEH_MODE14_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEH_MODE14_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEH_MODE15_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE15_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE15_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEH_MODE15_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEH_MODE15_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEH_MODE15_MASK
0xF0000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE15_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEH_MODE15_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEH_MODE15_SHIFT
28
|
|
#define
|
_GPIO_P_MODEH_MODE15_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEH_MODE15_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEH_MODE15_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEH_MODE15_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEH_MODE15_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEH_MODE15_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEH_MODE15_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEH_MODE15_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEH_MODE15_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEH_MODE15_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEH_MODE8_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE8_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE8_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEH_MODE8_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEH_MODE8_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEH_MODE8_MASK
0xFUL
|
|
#define
|
_GPIO_P_MODEH_MODE8_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEH_MODE8_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEH_MODE8_SHIFT
0
|
|
#define
|
_GPIO_P_MODEH_MODE8_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEH_MODE8_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEH_MODE8_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEH_MODE8_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEH_MODE8_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEH_MODE8_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEH_MODE8_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEH_MODE8_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEH_MODE8_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEH_MODE8_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEH_MODE9_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE9_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEH_MODE9_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEH_MODE9_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEH_MODE9_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEH_MODE9_MASK
0xF0UL
|
|
#define
|
_GPIO_P_MODEH_MODE9_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEH_MODE9_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEH_MODE9_SHIFT
4
|
|
#define
|
_GPIO_P_MODEH_MODE9_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEH_MODE9_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEH_MODE9_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEH_MODE9_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEH_MODE9_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEH_MODE9_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEH_MODE9_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEH_MODE9_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEH_MODE9_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEH_MODE9_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEH_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MASK
0xFFFFFFFFUL
|
|
#define
|
_GPIO_P_MODEL_MODE0_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE0_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE0_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEL_MODE0_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEL_MODE0_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEL_MODE0_MASK
0xFUL
|
|
#define
|
_GPIO_P_MODEL_MODE0_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEL_MODE0_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEL_MODE0_SHIFT
0
|
|
#define
|
_GPIO_P_MODEL_MODE0_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEL_MODE0_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEL_MODE0_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEL_MODE0_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEL_MODE0_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEL_MODE0_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEL_MODE0_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEL_MODE0_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEL_MODE0_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEL_MODE0_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEL_MODE1_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE1_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE1_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEL_MODE1_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEL_MODE1_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEL_MODE1_MASK
0xF0UL
|
|
#define
|
_GPIO_P_MODEL_MODE1_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEL_MODE1_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEL_MODE1_SHIFT
4
|
|
#define
|
_GPIO_P_MODEL_MODE1_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEL_MODE1_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEL_MODE1_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEL_MODE1_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEL_MODE1_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEL_MODE1_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEL_MODE1_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEL_MODE1_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEL_MODE1_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEL_MODE1_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEL_MODE2_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE2_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE2_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEL_MODE2_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEL_MODE2_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEL_MODE2_MASK
0xF00UL
|
|
#define
|
_GPIO_P_MODEL_MODE2_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEL_MODE2_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEL_MODE2_SHIFT
8
|
|
#define
|
_GPIO_P_MODEL_MODE2_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEL_MODE2_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEL_MODE2_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEL_MODE2_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEL_MODE2_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEL_MODE2_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEL_MODE2_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEL_MODE2_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEL_MODE2_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEL_MODE2_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEL_MODE3_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE3_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE3_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEL_MODE3_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEL_MODE3_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEL_MODE3_MASK
0xF000UL
|
|
#define
|
_GPIO_P_MODEL_MODE3_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEL_MODE3_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEL_MODE3_SHIFT
12
|
|
#define
|
_GPIO_P_MODEL_MODE3_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEL_MODE3_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEL_MODE3_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEL_MODE3_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEL_MODE3_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEL_MODE3_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEL_MODE3_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEL_MODE3_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEL_MODE3_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEL_MODE3_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEL_MODE4_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE4_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE4_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEL_MODE4_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEL_MODE4_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEL_MODE4_MASK
0xF0000UL
|
|
#define
|
_GPIO_P_MODEL_MODE4_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEL_MODE4_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEL_MODE4_SHIFT
16
|
|
#define
|
_GPIO_P_MODEL_MODE4_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEL_MODE4_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEL_MODE4_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEL_MODE4_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEL_MODE4_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEL_MODE4_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEL_MODE4_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEL_MODE4_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEL_MODE4_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEL_MODE4_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEL_MODE5_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE5_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE5_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEL_MODE5_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEL_MODE5_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEL_MODE5_MASK
0xF00000UL
|
|
#define
|
_GPIO_P_MODEL_MODE5_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEL_MODE5_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEL_MODE5_SHIFT
20
|
|
#define
|
_GPIO_P_MODEL_MODE5_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEL_MODE5_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEL_MODE5_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEL_MODE5_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEL_MODE5_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEL_MODE5_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEL_MODE5_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEL_MODE5_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEL_MODE5_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEL_MODE5_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEL_MODE6_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE6_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE6_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEL_MODE6_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEL_MODE6_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEL_MODE6_MASK
0xF000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE6_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEL_MODE6_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEL_MODE6_SHIFT
24
|
|
#define
|
_GPIO_P_MODEL_MODE6_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEL_MODE6_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEL_MODE6_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEL_MODE6_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEL_MODE6_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEL_MODE6_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEL_MODE6_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEL_MODE6_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEL_MODE6_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEL_MODE6_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEL_MODE7_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE7_DISABLED
0x00000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE7_INPUT
0x00000001UL
|
|
#define
|
_GPIO_P_MODEL_MODE7_INPUTPULL
0x00000002UL
|
|
#define
|
_GPIO_P_MODEL_MODE7_INPUTPULLFILTER
0x00000003UL
|
|
#define
|
_GPIO_P_MODEL_MODE7_MASK
0xF0000000UL
|
|
#define
|
_GPIO_P_MODEL_MODE7_PUSHPULL
0x00000004UL
|
|
#define
|
_GPIO_P_MODEL_MODE7_PUSHPULLALT
0x00000005UL
|
|
#define
|
_GPIO_P_MODEL_MODE7_SHIFT
28
|
|
#define
|
_GPIO_P_MODEL_MODE7_WIREDAND
0x00000008UL
|
|
#define
|
_GPIO_P_MODEL_MODE7_WIREDANDALT
0x0000000CUL
|
|
#define
|
_GPIO_P_MODEL_MODE7_WIREDANDALTFILTER
0x0000000DUL
|
|
#define
|
_GPIO_P_MODEL_MODE7_WIREDANDALTPULLUP
0x0000000EUL
|
|
#define
|
_GPIO_P_MODEL_MODE7_WIREDANDALTPULLUPFILTER
0x0000000FUL
|
|
#define
|
_GPIO_P_MODEL_MODE7_WIREDANDFILTER
0x00000009UL
|
|
#define
|
_GPIO_P_MODEL_MODE7_WIREDANDPULLUP
0x0000000AUL
|
|
#define
|
_GPIO_P_MODEL_MODE7_WIREDANDPULLUPFILTER
0x0000000BUL
|
|
#define
|
_GPIO_P_MODEL_MODE7_WIREDOR
0x00000006UL
|
|
#define
|
_GPIO_P_MODEL_MODE7_WIREDORPULLDOWN
0x00000007UL
|
|
#define
|
_GPIO_P_MODEL_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_P_OVTDIS_MASK
0x0000FFFFUL
|
|
#define
|
_GPIO_P_OVTDIS_OVTDIS_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_P_OVTDIS_OVTDIS_MASK
0xFFFFUL
|
|
#define
|
_GPIO_P_OVTDIS_OVTDIS_SHIFT
0
|
|
#define
|
_GPIO_P_OVTDIS_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_P_PINLOCKN_MASK
0x0000FFFFUL
|
|
#define
|
_GPIO_P_PINLOCKN_PINLOCKN_DEFAULT
0x0000FFFFUL
|
|
#define
|
_GPIO_P_PINLOCKN_PINLOCKN_MASK
0xFFFFUL
|
|
#define
|
_GPIO_P_PINLOCKN_PINLOCKN_SHIFT
0
|
|
#define
|
_GPIO_P_PINLOCKN_RESETVALUE
0x0000FFFFUL
|
|
#define
|
_GPIO_ROUTELOC0_MASK
0x00000003UL
|
|
#define
|
_GPIO_ROUTELOC0_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_ROUTELOC0_SWVLOC_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_ROUTELOC0_SWVLOC_LOC0
0x00000000UL
|
|
#define
|
_GPIO_ROUTELOC0_SWVLOC_LOC1
0x00000001UL
|
|
#define
|
_GPIO_ROUTELOC0_SWVLOC_LOC2
0x00000002UL
|
|
#define
|
_GPIO_ROUTELOC0_SWVLOC_LOC3
0x00000003UL
|
|
#define
|
_GPIO_ROUTELOC0_SWVLOC_MASK
0x3UL
|
|
#define
|
_GPIO_ROUTELOC0_SWVLOC_SHIFT
0
|
|
#define
|
_GPIO_ROUTELOC1_ETMTCLKLOC_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTCLKLOC_LOC0
0x00000000UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTCLKLOC_LOC1
0x00000001UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTCLKLOC_LOC2
0x00000002UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTCLKLOC_LOC3
0x00000003UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTCLKLOC_MASK
0x3UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTCLKLOC_SHIFT
0
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD0LOC_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD0LOC_LOC0
0x00000000UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD0LOC_LOC1
0x00000001UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD0LOC_LOC2
0x00000002UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD0LOC_LOC3
0x00000003UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD0LOC_MASK
0x300UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD0LOC_SHIFT
8
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD1LOC_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD1LOC_LOC0
0x00000000UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD1LOC_LOC1
0x00000001UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD1LOC_LOC2
0x00000002UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD1LOC_LOC3
0x00000003UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD1LOC_MASK
0xC000UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD1LOC_SHIFT
14
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD2LOC_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD2LOC_LOC0
0x00000000UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD2LOC_LOC1
0x00000001UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD2LOC_LOC2
0x00000002UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD2LOC_LOC3
0x00000003UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD2LOC_MASK
0x300000UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD2LOC_SHIFT
20
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD3LOC_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD3LOC_LOC0
0x00000000UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD3LOC_LOC1
0x00000001UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD3LOC_LOC2
0x00000002UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD3LOC_LOC3
0x00000003UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD3LOC_MASK
0xC000000UL
|
|
#define
|
_GPIO_ROUTELOC1_ETMTD3LOC_SHIFT
26
|
|
#define
|
_GPIO_ROUTELOC1_MASK
0x0C30C303UL
|
|
#define
|
_GPIO_ROUTELOC1_RESETVALUE
0x00000000UL
|
|
#define
|
_GPIO_ROUTEPEN_ETMTCLKPEN_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_ROUTEPEN_ETMTCLKPEN_MASK
0x10000UL
|
|
#define
|
_GPIO_ROUTEPEN_ETMTCLKPEN_SHIFT
16
|
|
#define
|
_GPIO_ROUTEPEN_ETMTD0PEN_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_ROUTEPEN_ETMTD0PEN_MASK
0x20000UL
|
|
#define
|
_GPIO_ROUTEPEN_ETMTD0PEN_SHIFT
17
|
|
#define
|
_GPIO_ROUTEPEN_ETMTD1PEN_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_ROUTEPEN_ETMTD1PEN_MASK
0x40000UL
|
|
#define
|
_GPIO_ROUTEPEN_ETMTD1PEN_SHIFT
18
|
|
#define
|
_GPIO_ROUTEPEN_ETMTD2PEN_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_ROUTEPEN_ETMTD2PEN_MASK
0x80000UL
|
|
#define
|
_GPIO_ROUTEPEN_ETMTD2PEN_SHIFT
19
|
|
#define
|
_GPIO_ROUTEPEN_ETMTD3PEN_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_ROUTEPEN_ETMTD3PEN_MASK
0x100000UL
|
|
#define
|
_GPIO_ROUTEPEN_ETMTD3PEN_SHIFT
20
|
|
#define
|
_GPIO_ROUTEPEN_MASK
0x001F001FUL
|
|
#define
|
_GPIO_ROUTEPEN_RESETVALUE
0x0000000FUL
|
|
#define
|
_GPIO_ROUTEPEN_SWCLKTCKPEN_DEFAULT
0x00000001UL
|
|
#define
|
_GPIO_ROUTEPEN_SWCLKTCKPEN_MASK
0x1UL
|
|
#define
|
_GPIO_ROUTEPEN_SWCLKTCKPEN_SHIFT
0
|
|
#define
|
_GPIO_ROUTEPEN_SWDIOTMSPEN_DEFAULT
0x00000001UL
|
|
#define
|
_GPIO_ROUTEPEN_SWDIOTMSPEN_MASK
0x2UL
|
|
#define
|
_GPIO_ROUTEPEN_SWDIOTMSPEN_SHIFT
1
|
|
#define
|
_GPIO_ROUTEPEN_SWVPEN_DEFAULT
0x00000000UL
|
|
#define
|
_GPIO_ROUTEPEN_SWVPEN_MASK
0x10UL
|
|
#define
|
_GPIO_ROUTEPEN_SWVPEN_SHIFT
4
|
|
#define
|
_GPIO_ROUTEPEN_TDIPEN_DEFAULT
0x00000001UL
|
|
#define
|
_GPIO_ROUTEPEN_TDIPEN_MASK
0x8UL
|
|
#define
|
_GPIO_ROUTEPEN_TDIPEN_SHIFT
3
|
|
#define
|
_GPIO_ROUTEPEN_TDOPEN_DEFAULT
0x00000001UL
|
|
#define
|
_GPIO_ROUTEPEN_TDOPEN_MASK
0x4UL
|
|
#define
|
_GPIO_ROUTEPEN_TDOPEN_SHIFT
2
|
|
#define
|
GPIO_EM4WUEN_EM4WUEN_DEFAULT
(
_GPIO_EM4WUEN_EM4WUEN_DEFAULT
<< 16)
|
|
#define
|
GPIO_EXTIFALL_EXTIFALL_DEFAULT
(
_GPIO_EXTIFALL_EXTIFALL_DEFAULT
<< 0)
|
|
#define
|
GPIO_EXTILEVEL_EM4WU0
(0x1UL << 16)
|
|
#define
|
GPIO_EXTILEVEL_EM4WU0_DEFAULT
(
_GPIO_EXTILEVEL_EM4WU0_DEFAULT
<< 16)
|
|
#define
|
GPIO_EXTILEVEL_EM4WU1
(0x1UL << 17)
|
|
#define
|
GPIO_EXTILEVEL_EM4WU12
(0x1UL << 28)
|
|
#define
|
GPIO_EXTILEVEL_EM4WU12_DEFAULT
(
_GPIO_EXTILEVEL_EM4WU12_DEFAULT
<< 28)
|
|
#define
|
GPIO_EXTILEVEL_EM4WU1_DEFAULT
(
_GPIO_EXTILEVEL_EM4WU1_DEFAULT
<< 17)
|
|
#define
|
GPIO_EXTILEVEL_EM4WU4
(0x1UL << 20)
|
|
#define
|
GPIO_EXTILEVEL_EM4WU4_DEFAULT
(
_GPIO_EXTILEVEL_EM4WU4_DEFAULT
<< 20)
|
|
#define
|
GPIO_EXTILEVEL_EM4WU8
(0x1UL << 24)
|
|
#define
|
GPIO_EXTILEVEL_EM4WU8_DEFAULT
(
_GPIO_EXTILEVEL_EM4WU8_DEFAULT
<< 24)
|
|
#define
|
GPIO_EXTILEVEL_EM4WU9
(0x1UL << 25)
|
|
#define
|
GPIO_EXTILEVEL_EM4WU9_DEFAULT
(
_GPIO_EXTILEVEL_EM4WU9_DEFAULT
<< 25)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL10_DEFAULT
(
_GPIO_EXTIPINSELH_EXTIPINSEL10_DEFAULT
<< 8)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL10_PIN10
(
_GPIO_EXTIPINSELH_EXTIPINSEL10_PIN10
<< 8)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL10_PIN11
(
_GPIO_EXTIPINSELH_EXTIPINSEL10_PIN11
<< 8)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL10_PIN8
(
_GPIO_EXTIPINSELH_EXTIPINSEL10_PIN8
<< 8)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL10_PIN9
(
_GPIO_EXTIPINSELH_EXTIPINSEL10_PIN9
<< 8)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL11_DEFAULT
(
_GPIO_EXTIPINSELH_EXTIPINSEL11_DEFAULT
<< 12)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL11_PIN10
(
_GPIO_EXTIPINSELH_EXTIPINSEL11_PIN10
<< 12)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL11_PIN11
(
_GPIO_EXTIPINSELH_EXTIPINSEL11_PIN11
<< 12)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL11_PIN8
(
_GPIO_EXTIPINSELH_EXTIPINSEL11_PIN8
<< 12)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL11_PIN9
(
_GPIO_EXTIPINSELH_EXTIPINSEL11_PIN9
<< 12)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL12_DEFAULT
(
_GPIO_EXTIPINSELH_EXTIPINSEL12_DEFAULT
<< 16)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL12_PIN12
(
_GPIO_EXTIPINSELH_EXTIPINSEL12_PIN12
<< 16)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL12_PIN13
(
_GPIO_EXTIPINSELH_EXTIPINSEL12_PIN13
<< 16)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL12_PIN14
(
_GPIO_EXTIPINSELH_EXTIPINSEL12_PIN14
<< 16)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL12_PIN15
(
_GPIO_EXTIPINSELH_EXTIPINSEL12_PIN15
<< 16)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL13_DEFAULT
(
_GPIO_EXTIPINSELH_EXTIPINSEL13_DEFAULT
<< 20)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL13_PIN12
(
_GPIO_EXTIPINSELH_EXTIPINSEL13_PIN12
<< 20)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL13_PIN13
(
_GPIO_EXTIPINSELH_EXTIPINSEL13_PIN13
<< 20)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL13_PIN14
(
_GPIO_EXTIPINSELH_EXTIPINSEL13_PIN14
<< 20)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL13_PIN15
(
_GPIO_EXTIPINSELH_EXTIPINSEL13_PIN15
<< 20)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL14_DEFAULT
(
_GPIO_EXTIPINSELH_EXTIPINSEL14_DEFAULT
<< 24)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL14_PIN12
(
_GPIO_EXTIPINSELH_EXTIPINSEL14_PIN12
<< 24)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL14_PIN13
(
_GPIO_EXTIPINSELH_EXTIPINSEL14_PIN13
<< 24)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL14_PIN14
(
_GPIO_EXTIPINSELH_EXTIPINSEL14_PIN14
<< 24)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL14_PIN15
(
_GPIO_EXTIPINSELH_EXTIPINSEL14_PIN15
<< 24)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL15_DEFAULT
(
_GPIO_EXTIPINSELH_EXTIPINSEL15_DEFAULT
<< 28)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL15_PIN12
(
_GPIO_EXTIPINSELH_EXTIPINSEL15_PIN12
<< 28)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL15_PIN13
(
_GPIO_EXTIPINSELH_EXTIPINSEL15_PIN13
<< 28)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL15_PIN14
(
_GPIO_EXTIPINSELH_EXTIPINSEL15_PIN14
<< 28)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL15_PIN15
(
_GPIO_EXTIPINSELH_EXTIPINSEL15_PIN15
<< 28)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL8_DEFAULT
(
_GPIO_EXTIPINSELH_EXTIPINSEL8_DEFAULT
<< 0)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL8_PIN10
(
_GPIO_EXTIPINSELH_EXTIPINSEL8_PIN10
<< 0)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL8_PIN11
(
_GPIO_EXTIPINSELH_EXTIPINSEL8_PIN11
<< 0)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL8_PIN8
(
_GPIO_EXTIPINSELH_EXTIPINSEL8_PIN8
<< 0)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL8_PIN9
(
_GPIO_EXTIPINSELH_EXTIPINSEL8_PIN9
<< 0)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL9_DEFAULT
(
_GPIO_EXTIPINSELH_EXTIPINSEL9_DEFAULT
<< 4)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL9_PIN10
(
_GPIO_EXTIPINSELH_EXTIPINSEL9_PIN10
<< 4)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL9_PIN11
(
_GPIO_EXTIPINSELH_EXTIPINSEL9_PIN11
<< 4)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL9_PIN8
(
_GPIO_EXTIPINSELH_EXTIPINSEL9_PIN8
<< 4)
|
|
#define
|
GPIO_EXTIPINSELH_EXTIPINSEL9_PIN9
(
_GPIO_EXTIPINSELH_EXTIPINSEL9_PIN9
<< 4)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL0_DEFAULT
(
_GPIO_EXTIPINSELL_EXTIPINSEL0_DEFAULT
<< 0)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL0_PIN0
(
_GPIO_EXTIPINSELL_EXTIPINSEL0_PIN0
<< 0)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL0_PIN1
(
_GPIO_EXTIPINSELL_EXTIPINSEL0_PIN1
<< 0)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL0_PIN2
(
_GPIO_EXTIPINSELL_EXTIPINSEL0_PIN2
<< 0)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL0_PIN3
(
_GPIO_EXTIPINSELL_EXTIPINSEL0_PIN3
<< 0)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL1_DEFAULT
(
_GPIO_EXTIPINSELL_EXTIPINSEL1_DEFAULT
<< 4)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL1_PIN0
(
_GPIO_EXTIPINSELL_EXTIPINSEL1_PIN0
<< 4)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL1_PIN1
(
_GPIO_EXTIPINSELL_EXTIPINSEL1_PIN1
<< 4)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL1_PIN2
(
_GPIO_EXTIPINSELL_EXTIPINSEL1_PIN2
<< 4)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL1_PIN3
(
_GPIO_EXTIPINSELL_EXTIPINSEL1_PIN3
<< 4)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL2_DEFAULT
(
_GPIO_EXTIPINSELL_EXTIPINSEL2_DEFAULT
<< 8)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL2_PIN0
(
_GPIO_EXTIPINSELL_EXTIPINSEL2_PIN0
<< 8)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL2_PIN1
(
_GPIO_EXTIPINSELL_EXTIPINSEL2_PIN1
<< 8)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL2_PIN2
(
_GPIO_EXTIPINSELL_EXTIPINSEL2_PIN2
<< 8)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL2_PIN3
(
_GPIO_EXTIPINSELL_EXTIPINSEL2_PIN3
<< 8)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL3_DEFAULT
(
_GPIO_EXTIPINSELL_EXTIPINSEL3_DEFAULT
<< 12)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL3_PIN0
(
_GPIO_EXTIPINSELL_EXTIPINSEL3_PIN0
<< 12)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL3_PIN1
(
_GPIO_EXTIPINSELL_EXTIPINSEL3_PIN1
<< 12)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL3_PIN2
(
_GPIO_EXTIPINSELL_EXTIPINSEL3_PIN2
<< 12)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL3_PIN3
(
_GPIO_EXTIPINSELL_EXTIPINSEL3_PIN3
<< 12)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL4_DEFAULT
(
_GPIO_EXTIPINSELL_EXTIPINSEL4_DEFAULT
<< 16)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL4_PIN4
(
_GPIO_EXTIPINSELL_EXTIPINSEL4_PIN4
<< 16)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL4_PIN5
(
_GPIO_EXTIPINSELL_EXTIPINSEL4_PIN5
<< 16)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL4_PIN6
(
_GPIO_EXTIPINSELL_EXTIPINSEL4_PIN6
<< 16)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL4_PIN7
(
_GPIO_EXTIPINSELL_EXTIPINSEL4_PIN7
<< 16)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL5_DEFAULT
(
_GPIO_EXTIPINSELL_EXTIPINSEL5_DEFAULT
<< 20)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL5_PIN4
(
_GPIO_EXTIPINSELL_EXTIPINSEL5_PIN4
<< 20)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL5_PIN5
(
_GPIO_EXTIPINSELL_EXTIPINSEL5_PIN5
<< 20)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL5_PIN6
(
_GPIO_EXTIPINSELL_EXTIPINSEL5_PIN6
<< 20)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL5_PIN7
(
_GPIO_EXTIPINSELL_EXTIPINSEL5_PIN7
<< 20)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL6_DEFAULT
(
_GPIO_EXTIPINSELL_EXTIPINSEL6_DEFAULT
<< 24)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL6_PIN4
(
_GPIO_EXTIPINSELL_EXTIPINSEL6_PIN4
<< 24)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL6_PIN5
(
_GPIO_EXTIPINSELL_EXTIPINSEL6_PIN5
<< 24)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL6_PIN6
(
_GPIO_EXTIPINSELL_EXTIPINSEL6_PIN6
<< 24)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL6_PIN7
(
_GPIO_EXTIPINSELL_EXTIPINSEL6_PIN7
<< 24)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL7_DEFAULT
(
_GPIO_EXTIPINSELL_EXTIPINSEL7_DEFAULT
<< 28)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL7_PIN4
(
_GPIO_EXTIPINSELL_EXTIPINSEL7_PIN4
<< 28)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL7_PIN5
(
_GPIO_EXTIPINSELL_EXTIPINSEL7_PIN5
<< 28)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL7_PIN6
(
_GPIO_EXTIPINSELL_EXTIPINSEL7_PIN6
<< 28)
|
|
#define
|
GPIO_EXTIPINSELL_EXTIPINSEL7_PIN7
(
_GPIO_EXTIPINSELL_EXTIPINSEL7_PIN7
<< 28)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL10_DEFAULT
(
_GPIO_EXTIPSELH_EXTIPSEL10_DEFAULT
<< 8)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL10_PORTA
(
_GPIO_EXTIPSELH_EXTIPSEL10_PORTA
<< 8)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL10_PORTB
(
_GPIO_EXTIPSELH_EXTIPSEL10_PORTB
<< 8)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL10_PORTC
(
_GPIO_EXTIPSELH_EXTIPSEL10_PORTC
<< 8)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL10_PORTD
(
_GPIO_EXTIPSELH_EXTIPSEL10_PORTD
<< 8)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL10_PORTF
(
_GPIO_EXTIPSELH_EXTIPSEL10_PORTF
<< 8)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL10_PORTI
(
_GPIO_EXTIPSELH_EXTIPSEL10_PORTI
<< 8)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL10_PORTJ
(
_GPIO_EXTIPSELH_EXTIPSEL10_PORTJ
<< 8)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL10_PORTK
(
_GPIO_EXTIPSELH_EXTIPSEL10_PORTK
<< 8)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL11_DEFAULT
(
_GPIO_EXTIPSELH_EXTIPSEL11_DEFAULT
<< 12)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL11_PORTA
(
_GPIO_EXTIPSELH_EXTIPSEL11_PORTA
<< 12)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL11_PORTB
(
_GPIO_EXTIPSELH_EXTIPSEL11_PORTB
<< 12)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL11_PORTC
(
_GPIO_EXTIPSELH_EXTIPSEL11_PORTC
<< 12)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL11_PORTD
(
_GPIO_EXTIPSELH_EXTIPSEL11_PORTD
<< 12)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL11_PORTF
(
_GPIO_EXTIPSELH_EXTIPSEL11_PORTF
<< 12)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL11_PORTI
(
_GPIO_EXTIPSELH_EXTIPSEL11_PORTI
<< 12)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL11_PORTJ
(
_GPIO_EXTIPSELH_EXTIPSEL11_PORTJ
<< 12)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL11_PORTK
(
_GPIO_EXTIPSELH_EXTIPSEL11_PORTK
<< 12)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL12_DEFAULT
(
_GPIO_EXTIPSELH_EXTIPSEL12_DEFAULT
<< 16)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL12_PORTA
(
_GPIO_EXTIPSELH_EXTIPSEL12_PORTA
<< 16)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL12_PORTB
(
_GPIO_EXTIPSELH_EXTIPSEL12_PORTB
<< 16)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL12_PORTC
(
_GPIO_EXTIPSELH_EXTIPSEL12_PORTC
<< 16)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL12_PORTD
(
_GPIO_EXTIPSELH_EXTIPSEL12_PORTD
<< 16)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL12_PORTF
(
_GPIO_EXTIPSELH_EXTIPSEL12_PORTF
<< 16)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL12_PORTI
(
_GPIO_EXTIPSELH_EXTIPSEL12_PORTI
<< 16)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL12_PORTJ
(
_GPIO_EXTIPSELH_EXTIPSEL12_PORTJ
<< 16)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL12_PORTK
(
_GPIO_EXTIPSELH_EXTIPSEL12_PORTK
<< 16)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL13_DEFAULT
(
_GPIO_EXTIPSELH_EXTIPSEL13_DEFAULT
<< 20)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL13_PORTA
(
_GPIO_EXTIPSELH_EXTIPSEL13_PORTA
<< 20)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL13_PORTB
(
_GPIO_EXTIPSELH_EXTIPSEL13_PORTB
<< 20)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL13_PORTC
(
_GPIO_EXTIPSELH_EXTIPSEL13_PORTC
<< 20)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL13_PORTD
(
_GPIO_EXTIPSELH_EXTIPSEL13_PORTD
<< 20)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL13_PORTF
(
_GPIO_EXTIPSELH_EXTIPSEL13_PORTF
<< 20)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL13_PORTI
(
_GPIO_EXTIPSELH_EXTIPSEL13_PORTI
<< 20)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL13_PORTJ
(
_GPIO_EXTIPSELH_EXTIPSEL13_PORTJ
<< 20)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL13_PORTK
(
_GPIO_EXTIPSELH_EXTIPSEL13_PORTK
<< 20)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL14_DEFAULT
(
_GPIO_EXTIPSELH_EXTIPSEL14_DEFAULT
<< 24)
|
|
#define
|
GPIO_EXTIPSELH_EXTIPSEL14_PORTA
(
_GPIO_EXTIPSELH_EXTIPSEL14_PORTA
|